This HTML5 document contains 44 embedded RDF statements represented using HTML+Microdata notation.

The embedded RDF content will be recognized by any processor of HTML5 Microdata.

Namespace Prefixes

PrefixIRI
n7http://linked.opendata.cz/ontology/domain/vavai/riv/typAkce/
dctermshttp://purl.org/dc/terms/
n19http://purl.org/net/nknouf/ns/bibtex#
n13http://localhost/temp/predkladatel/
n8http://linked.opendata.cz/resource/domain/vavai/riv/tvurce/
n14http://linked.opendata.cz/ontology/domain/vavai/
n18https://schema.org/
shttp://schema.org/
skoshttp://www.w3.org/2004/02/skos/core#
n3http://linked.opendata.cz/ontology/domain/vavai/riv/
n2http://linked.opendata.cz/resource/domain/vavai/vysledek/
rdfhttp://www.w3.org/1999/02/22-rdf-syntax-ns#
n10http://linked.opendata.cz/ontology/domain/vavai/riv/klicoveSlovo/
n11http://linked.opendata.cz/ontology/domain/vavai/riv/duvernostUdaju/
xsdhhttp://www.w3.org/2001/XMLSchema#
n17http://linked.opendata.cz/ontology/domain/vavai/riv/aktivita/
n4http://linked.opendata.cz/ontology/domain/vavai/riv/jazykVysledku/
n16http://linked.opendata.cz/ontology/domain/vavai/riv/obor/
n20http://linked.opendata.cz/ontology/domain/vavai/riv/druhVysledku/
n12http://linked.opendata.cz/resource/domain/vavai/vysledek/RIV%2F68407700%3A21230%2F09%3A00158362%21RIV10-MSM-21230___/
n6http://reference.data.gov.uk/id/gregorian-year/

Statements

Subject Item
n2:RIV%2F68407700%3A21230%2F09%3A00158362%21RIV10-MSM-21230___
rdf:type
skos:Concept n14:Vysledek
dcterms:description
Tento příspěvek pojednává o modernizaci předmětu Digitální zpracování signálů v telekomunikacích. Zlepšení předmětu spočívá především v realizaci nových laboratorních úloh, ve kterých se studenti mohou seznámit s implementací algoritmů číslicového zpracování signálů na hradlových polí (FPGA). Hlavním cílem tohoto projektu bylo vybudovat 5 pracovišť, realizovaných ve formě výukových přípravků s obvody FPGA, která umožňují studentům zpracování úloh z oblasti digitálního zpracování signálů nejenom v průběhu tohoto předmětu, ale také i v rámci jejich kvalifikačních prací. Inovace budou zařazeny do předmětu v zimním semestru 2009. Tento příspěvek pojednává o modernizaci předmětu Digitální zpracování signálů v telekomunikacích. Zlepšení předmětu spočívá především v realizaci nových laboratorních úloh, ve kterých se studenti mohou seznámit s implementací algoritmů číslicového zpracování signálů na hradlových polí (FPGA). Hlavním cílem tohoto projektu bylo vybudovat 5 pracovišť, realizovaných ve formě výukových přípravků s obvody FPGA, která umožňují studentům zpracování úloh z oblasti digitálního zpracování signálů nejenom v průběhu tohoto předmětu, ale také i v rámci jejich kvalifikačních prací. Inovace budou zařazeny do předmětu v zimním semestru 2009. This paper presents innovations provided in the subject Digital signal processing for telecommunications. First of all, modernization is about new laboratory exercises. Students during the course will be able to get to know how digital signal processing algorithms may be implemented using field-programmable gate arrays (FPGA). The main purpose of the project was to build up five workplaces equipped with learning FPGA models. As a result, students may use the FPGA models not only in this course, but also for solving problems in their individual projects. Innovations will be submitted for winter semester 2009.
dcterms:title
Digital Signal Processing Using FPGA Digitální zpracování signálů na hradlových polích Digitální zpracování signálů na hradlových polích
skos:prefLabel
Digitální zpracování signálů na hradlových polích Digital Signal Processing Using FPGA Digitální zpracování signálů na hradlových polích
skos:notation
RIV/68407700:21230/09:00158362!RIV10-MSM-21230___
n3:aktivita
n17:S
n3:aktivity
S
n3:dodaniDat
n6:2010
n3:domaciTvurceVysledku
n8:4924258 Sakhnov, Kirill
n3:druhVysledku
n20:D
n3:duvernostUdaju
n11:S
n3:entitaPredkladatele
n12:predkladatel
n3:idSjednocenehoVysledku
310580
n3:idVysledku
RIV/68407700:21230/09:00158362
n3:jazykVysledku
n4:cze
n3:klicovaSlova
FPGA; DSP; education; modeling
n3:klicoveSlovo
n10:DSP n10:modeling n10:FPGA n10:education
n3:kontrolniKodProRIV
[BA4DEB958991]
n3:mistoKonaniAkce
Srby
n3:mistoVydani
Praha
n3:nazevZdroje
International Workshop wRTT 2009
n3:obor
n16:JA
n3:pocetDomacichTvurcuVysledku
2
n3:pocetTvurcuVysledku
2
n3:rokUplatneniVysledku
n6:2009
n3:tvurceVysledku
Kopp, Michal Sakhnov, Kirill
n3:typAkce
n7:EUR
n3:zahajeniAkce
2009-09-02+02:00
s:numberOfPages
2
n19:hasPublisher
České vysoké učení technické v Praze
n18:isbn
978-80-01-04411-7
n13:organizacniJednotka
21230