This HTML5 document contains 45 embedded RDF statements represented using HTML+Microdata notation.

The embedded RDF content will be recognized by any processor of HTML5 Microdata.

Namespace Prefixes

PrefixIRI
n8http://linked.opendata.cz/ontology/domain/vavai/riv/typAkce/
dctermshttp://purl.org/dc/terms/
n14http://purl.org/net/nknouf/ns/bibtex#
n13http://localhost/temp/predkladatel/
n5http://linked.opendata.cz/resource/domain/vavai/riv/tvurce/
n10http://linked.opendata.cz/ontology/domain/vavai/
n19http://linked.opendata.cz/resource/domain/vavai/vysledek/RIV%2F68407700%3A21230%2F07%3A03135411%21RIV08-MSM-21230___/
n12https://schema.org/
shttp://schema.org/
skoshttp://www.w3.org/2004/02/skos/core#
n3http://linked.opendata.cz/ontology/domain/vavai/riv/
n2http://linked.opendata.cz/resource/domain/vavai/vysledek/
rdfhttp://www.w3.org/1999/02/22-rdf-syntax-ns#
n6http://linked.opendata.cz/ontology/domain/vavai/riv/klicoveSlovo/
n15http://linked.opendata.cz/ontology/domain/vavai/riv/duvernostUdaju/
xsdhhttp://www.w3.org/2001/XMLSchema#
n18http://linked.opendata.cz/ontology/domain/vavai/riv/jazykVysledku/
n17http://linked.opendata.cz/ontology/domain/vavai/riv/aktivita/
n20http://linked.opendata.cz/ontology/domain/vavai/riv/druhVysledku/
n16http://linked.opendata.cz/ontology/domain/vavai/riv/obor/
n4http://reference.data.gov.uk/id/gregorian-year/

Statements

Subject Item
n2:RIV%2F68407700%3A21230%2F07%3A03135411%21RIV08-MSM-21230___
rdf:type
n10:Vysledek skos:Concept
dcterms:description
Paměťové obvody jsou důležitým prvkem návrhu hardware, když uvážíme, že umožňují implementaci sekvenčních logických obvodů, t.j. logických obvodů jejichž výstupní hodnoty závisí také na předchozích hodnotách vstupu. Navíc umožňují konstruovat registry, synchronizovat kombinační logické obvody, atd. Proto, pokud chceme navrhovat vícehodnotový hardware alespoň tak silný jako klasický dvouhodnotový, potřebujeme mít způsob jak konstruovat vícehodnotové paměťové obvody. V tomto článku navrhujeme řešení založené na zobecnění R-S paměťového obvodu známého z dvouhodnotových logických obvodů. The importance of memory circuits in the hardware design is crucial considering that they enable implementation of sequential logical circuits, i.e. logical circuits where the output value depends also on the previous values of the input. Furthermore, they allow to build registers, to synchronize combinational logical circuits, etc. Therefore if we want to design many-valued hardware at least as strong as the classical two-valued one, we will need a way of implementing a many-valued memory circuit. In this paper we bring a solution based on a generalization of the R-S memory circuits known from the two-valued logical circuits. The importance of memory circuits in the hardware design is crucial considering that they enable implementation of sequential logical circuits, i.e. logical circuits where the output value depends also on the previous values of the input. Furthermore, they allow to build registers, to synchronize combinational logical circuits, etc. Therefore if we want to design many-valued hardware at least as strong as the classical two-valued one, we will need a way of implementing a many-valued memory circuit. In this paper we bring a solution based on a generalization of the R-S memory circuits known from the two-valued logical circuits.
dcterms:title
Implementace vícehodnotových sekvenčních systémů Implementation of Many-Valued Sequential Systems Implementation of Many-Valued Sequential Systems
skos:prefLabel
Implementace vícehodnotových sekvenčních systémů Implementation of Many-Valued Sequential Systems Implementation of Many-Valued Sequential Systems
skos:notation
RIV/68407700:21230/07:03135411!RIV08-MSM-21230___
n3:strany
255;256
n3:aktivita
n17:S
n3:aktivity
S
n3:dodaniDat
n4:2008
n3:domaciTvurceVysledku
n5:3187608
n3:druhVysledku
n20:D
n3:duvernostUdaju
n15:S
n3:entitaPredkladatele
n19:predkladatel
n3:idSjednocenehoVysledku
425699
n3:idVysledku
RIV/68407700:21230/07:03135411
n3:jazykVysledku
n18:eng
n3:klicovaSlova
flip-flop; hardware design; logical circuit design; many-valued logic; memory circuit; normal form
n3:klicoveSlovo
n6:logical%20circuit%20design n6:normal%20form n6:flip-flop n6:memory%20circuit n6:many-valued%20logic n6:hardware%20design
n3:kontrolniKodProRIV
[84EAA663D752]
n3:mistoKonaniAkce
Praha
n3:mistoVydani
Praha
n3:nazevZdroje
Proceedings of Workshop 2007
n3:obor
n16:JD
n3:pocetDomacichTvurcuVysledku
1
n3:pocetTvurcuVysledku
1
n3:rokUplatneniVysledku
n4:2007
n3:tvurceVysledku
Petrík, Milan
n3:typAkce
n8:EUR
n3:zahajeniAkce
2007-02-19+01:00
s:numberOfPages
2
n14:hasPublisher
České vysoké učení technické v Praze
n12:isbn
978-80-01-03667-9
n13:organizacniJednotka
21230