This HTML5 document contains 43 embedded RDF statements represented using HTML+Microdata notation.

The embedded RDF content will be recognized by any processor of HTML5 Microdata.

Namespace Prefixes

PrefixIRI
n8http://linked.opendata.cz/ontology/domain/vavai/riv/typAkce/
n17http://linked.opendata.cz/resource/domain/vavai/vysledek/RIV%2F68407700%3A21230%2F05%3A03110218%21RIV06-MSM-21230___/
dctermshttp://purl.org/dc/terms/
n21http://localhost/temp/predkladatel/
n19http://purl.org/net/nknouf/ns/bibtex#
n14http://linked.opendata.cz/resource/domain/vavai/projekt/
n10http://linked.opendata.cz/resource/domain/vavai/riv/tvurce/
n9http://linked.opendata.cz/ontology/domain/vavai/
n6https://schema.org/
shttp://schema.org/
skoshttp://www.w3.org/2004/02/skos/core#
n3http://linked.opendata.cz/ontology/domain/vavai/riv/
n2http://linked.opendata.cz/resource/domain/vavai/vysledek/
rdfhttp://www.w3.org/1999/02/22-rdf-syntax-ns#
n13http://linked.opendata.cz/ontology/domain/vavai/riv/klicoveSlovo/
n20http://linked.opendata.cz/ontology/domain/vavai/riv/duvernostUdaju/
xsdhhttp://www.w3.org/2001/XMLSchema#
n16http://linked.opendata.cz/ontology/domain/vavai/riv/aktivita/
n4http://linked.opendata.cz/ontology/domain/vavai/riv/jazykVysledku/
n18http://linked.opendata.cz/ontology/domain/vavai/riv/obor/
n12http://linked.opendata.cz/ontology/domain/vavai/riv/druhVysledku/
n7http://reference.data.gov.uk/id/gregorian-year/

Statements

Subject Item
n2:RIV%2F68407700%3A21230%2F05%3A03110218%21RIV06-MSM-21230___
rdf:type
skos:Concept n9:Vysledek
dcterms:description
Text popisuje platformu pro dynamickou rekonfiguraci na FPGA obvodech s vestavěným mikroprocesorem. Platforma je rozdělena na hardwarovou část implementovanou v FPGA a na softwarovou část prováděnou v mikroprocesoru. ardware v FPGA je navrženo jako autonomní obvod provádějící rekonfigurační proces. Text popisuje platformu pro dynamickou rekonfiguraci na FPGA obvodech s vestavěným mikroprocesorem. Platforma je rozdělena na hardwarovou část implementovanou v FPGA a na softwarovou část prováděnou v mikroprocesoru. ardware v FPGA je navrženo jako autonomní obvod provádějící rekonfigurační proces. Not available
dcterms:title
Analysis and Implementation of Dynamic Reconfiguration for FPGAs Rozbor a implementace dynamické rekonfigurace pro obvody FPGA Rozbor a implementace dynamické rekonfigurace pro obvody FPGA
skos:prefLabel
Rozbor a implementace dynamické rekonfigurace pro obvody FPGA Rozbor a implementace dynamické rekonfigurace pro obvody FPGA Analysis and Implementation of Dynamic Reconfiguration for FPGAs
skos:notation
RIV/68407700:21230/05:03110218!RIV06-MSM-21230___
n3:strany
55 ; 60
n3:aktivita
n16:P
n3:aktivity
P(1M0567)
n3:dodaniDat
n7:2006
n3:domaciTvurceVysledku
n10:4726731
n3:druhVysledku
n12:D
n3:duvernostUdaju
n20:S
n3:entitaPredkladatele
n17:predkladatel
n3:idSjednocenehoVysledku
541541
n3:idVysledku
RIV/68407700:21230/05:03110218
n3:jazykVysledku
n4:cze
n3:klicovaSlova
Dynamická rekonfigurace; FPGA; Částečná rekonfigurace
n3:klicoveSlovo
n13:%C4%8C%C3%A1ste%C4%8Dn%C3%A1%20rekonfigurace n13:FPGA n13:Dynamick%C3%A1%20rekonfigurace
n3:kontrolniKodProRIV
[FB16BD4BC5FF]
n3:mistoKonaniAkce
Sedmihorky
n3:mistoVydani
Praha
n3:nazevZdroje
Počítačové architektury a diagnostika
n3:obor
n18:JC
n3:pocetDomacichTvurcuVysledku
1
n3:pocetTvurcuVysledku
1
n3:projekt
n14:1M0567
n3:rokUplatneniVysledku
n7:2005
n3:tvurceVysledku
Honzík, Petr
n3:typAkce
n8:CST
n3:zahajeniAkce
2005-09-21+02:00
s:numberOfPages
6
n19:hasPublisher
České vysoké učení technické v Praze. Fakulta elektrotechnická. Katedra počítačů
n6:isbn
80-01-03298-1
n21:organizacniJednotka
21230