This HTML5 document contains 48 embedded RDF statements represented using HTML+Microdata notation.

The embedded RDF content will be recognized by any processor of HTML5 Microdata.

Namespace Prefixes

PrefixIRI
n5http://linked.opendata.cz/ontology/domain/vavai/riv/typAkce/
dctermshttp://purl.org/dc/terms/
n7http://purl.org/net/nknouf/ns/bibtex#
n10http://linked.opendata.cz/resource/domain/vavai/projekt/
n6http://linked.opendata.cz/resource/domain/vavai/riv/tvurce/
n9http://linked.opendata.cz/ontology/domain/vavai/
n17http://linked.opendata.cz/resource/domain/vavai/vysledek/RIV%2F67985556%3A_____%2F06%3A00041103%21RIV07-AV0-67985556/
n18https://schema.org/
n12http://linked.opendata.cz/resource/domain/vavai/zamer/
shttp://schema.org/
n4http://linked.opendata.cz/ontology/domain/vavai/riv/
skoshttp://www.w3.org/2004/02/skos/core#
n2http://linked.opendata.cz/resource/domain/vavai/vysledek/
rdfhttp://www.w3.org/1999/02/22-rdf-syntax-ns#
n8http://linked.opendata.cz/ontology/domain/vavai/riv/klicoveSlovo/
n11http://linked.opendata.cz/ontology/domain/vavai/riv/duvernostUdaju/
xsdhhttp://www.w3.org/2001/XMLSchema#
n19http://linked.opendata.cz/ontology/domain/vavai/riv/jazykVysledku/
n15http://linked.opendata.cz/ontology/domain/vavai/riv/aktivita/
n21http://linked.opendata.cz/ontology/domain/vavai/riv/obor/
n20http://linked.opendata.cz/ontology/domain/vavai/riv/druhVysledku/
n16http://reference.data.gov.uk/id/gregorian-year/

Statements

Subject Item
n2:RIV%2F67985556%3A_____%2F06%3A00041103%21RIV07-AV0-67985556
rdf:type
skos:Concept n9:Vysledek
dcterms:description
Adaptivní filtry se používají v mnoha oblastech číslicového zpracování signálů. Článek se zabývá implementací LMS a NLMS algoritmů v plovoucí řádové čárce s použitím FPGA. Představuje optimalizovaná hardwarová makra pro oba algoritmy, využívající logaritmickou aritmetiku. Makra jsou schopna pracovat na taktovací frekvenci 80 MHz na čipu Xilinx XC2V1000-4, což představuje výkon 295 MFLOPS. Lze je použít k implementaci filtrů řádu 20 až 1022 pracujících se vzorkovací frekvencí přesahující 70 kHz. Adaptive filters are used in many applications of digital signal processing. This paper deals with floating-point-like implementation of LMS and NLMS algorithms using FPGA hardware. We present an optimized cores for both algorithms, built using logarithmic arithmetic. The cores can be clocked at more than 80 MHz on the Xilinx XC2V1000-4 FPGA performing 295 MFLOPS. They can be used to implement adaptive filters of orders 20 to 1022 with a sampling rate exceeding 70 kHz. Adaptive filters are used in many applications of digital signal processing. This paper deals with floating-point-like implementation of LMS and NLMS algorithms using FPGA hardware. We present an optimized cores for both algorithms, built using logarithmic arithmetic. The cores can be clocked at more than 80 MHz on the Xilinx XC2V1000-4 FPGA performing 295 MFLOPS. They can be used to implement adaptive filters of orders 20 to 1022 with a sampling rate exceeding 70 kHz.
dcterms:title
Efektivní implementace (N)LMS filtrů s vysokým řádem v plovoucí řádové čárce na FPGA Efficient Floating-Point Implementation of High-Order (N)LMS Adaptive Filters in FPGA Efficient Floating-Point Implementation of High-Order (N)LMS Adaptive Filters in FPGA
skos:prefLabel
Efficient Floating-Point Implementation of High-Order (N)LMS Adaptive Filters in FPGA Efektivní implementace (N)LMS filtrů s vysokým řádem v plovoucí řádové čárce na FPGA Efficient Floating-Point Implementation of High-Order (N)LMS Adaptive Filters in FPGA
skos:notation
RIV/67985556:_____/06:00041103!RIV07-AV0-67985556
n4:strany
311;316
n4:aktivita
n15:Z n15:P
n4:aktivity
P(1M0567), Z(AV0Z10750506)
n4:dodaniDat
n16:2007
n4:domaciTvurceVysledku
n6:2751100 n6:2365030
n4:druhVysledku
n20:D
n4:duvernostUdaju
n11:S
n4:entitaPredkladatele
n17:predkladatel
n4:idSjednocenehoVysledku
473420
n4:idVysledku
RIV/67985556:_____/06:00041103
n4:jazykVysledku
n19:eng
n4:klicovaSlova
DSP; adaptive filter; logarithmic arithmetic; FPGA
n4:klicoveSlovo
n8:FPGA n8:DSP n8:adaptive%20filter n8:logarithmic%20arithmetic
n4:kontrolniKodProRIV
[18F70F902857]
n4:mistoKonaniAkce
Delft
n4:mistoVydani
Berlin
n4:nazevZdroje
Reconfigurable Computing: Architecures and Applications. Proceedings of the Second International Workshop ARC
n4:obor
n21:JC
n4:pocetDomacichTvurcuVysledku
2
n4:pocetTvurcuVysledku
3
n4:projekt
n10:1M0567
n4:rokUplatneniVysledku
n16:2006
n4:tvurceVysledku
Gregg, D. Tichý, Milan Schier, Jan
n4:typAkce
n5:WRD
n4:zahajeniAkce
2006-03-01+01:00
n4:zamer
n12:AV0Z10750506
s:numberOfPages
6
n7:hasPublisher
Springer-Verlag
n18:isbn
3-540-36708-X