This HTML5 document contains 35 embedded RDF statements represented using HTML+Microdata notation.

The embedded RDF content will be recognized by any processor of HTML5 Microdata.

Namespace Prefixes

PrefixIRI
dctermshttp://purl.org/dc/terms/
n15http://localhost/temp/predkladatel/
n16http://linked.opendata.cz/resource/domain/vavai/riv/tvurce/
n13http://linked.opendata.cz/resource/domain/vavai/vysledek/RIV%2F49777513%3A23220%2F11%3A43897943%21RIV12-MSM-23220___/
n8http://linked.opendata.cz/resource/domain/vavai/subjekt/
n7http://linked.opendata.cz/ontology/domain/vavai/
n5http://linked.opendata.cz/ontology/domain/vavai/riv/
skoshttp://www.w3.org/2004/02/skos/core#
n2http://linked.opendata.cz/resource/domain/vavai/vysledek/
rdfhttp://www.w3.org/1999/02/22-rdf-syntax-ns#
n6http://linked.opendata.cz/ontology/domain/vavai/riv/klicoveSlovo/
n17http://linked.opendata.cz/ontology/domain/vavai/riv/duvernostUdaju/
xsdhhttp://www.w3.org/2001/XMLSchema#
n14http://linked.opendata.cz/ontology/domain/vavai/riv/aktivita/
n10http://linked.opendata.cz/ontology/domain/vavai/riv/jazykVysledku/
n12http://linked.opendata.cz/ontology/domain/vavai/riv/obor/
n9http://linked.opendata.cz/ontology/domain/vavai/riv/druhVysledku/
n11http://reference.data.gov.uk/id/gregorian-year/

Statements

Subject Item
n2:RIV%2F49777513%3A23220%2F11%3A43897943%21RIV12-MSM-23220___
rdf:type
skos:Concept n7:Vysledek
dcterms:description
Tento příspěvek popisuje návrh vícekanálového 1MSPS systému pro získávání dat a přímou digitální syntézu. Systém podporuje současné vzorkování všech kanálů a pracuje se vstupním a výstupním napětím +-12V. Dále také podporuje integraci s Altera DSP Builder pro rychlý návrh uživatelských aplikací digitálního zpracování signálů. This paper presents a description of the design of 1MSPS multi-channel data acquisition and direct digital synthesis system. System supports concurrent sampling of all channels and supports input/output voltage of +-12V. For digital signal processing system enables the use of Altera DSP Builder for fast design of user applications. Tento příspěvek popisuje návrh vícekanálového 1MSPS systému pro získávání dat a přímou digitální syntézu. Systém podporuje současné vzorkování všech kanálů a pracuje se vstupním a výstupním napětím +-12V. Dále také podporuje integraci s Altera DSP Builder pro rychlý návrh uživatelských aplikací digitálního zpracování signálů.
dcterms:title
Užití číslicového pole Altera pro zpracování signálů Užití číslicového pole Altera pro zpracování signálů Use of Altera FPGA board for digital signal processing
skos:prefLabel
Užití číslicového pole Altera pro zpracování signálů Užití číslicového pole Altera pro zpracování signálů Use of Altera FPGA board for digital signal processing
skos:notation
RIV/49777513:23220/11:43897943!RIV12-MSM-23220___
n7:predkladatel
n8:orjk%3A23220
n5:aktivita
n14:S
n5:aktivity
S
n5:dodaniDat
n11:2012
n5:domaciTvurceVysledku
n16:4707400
n5:druhVysledku
n9:O
n5:duvernostUdaju
n17:S
n5:entitaPredkladatele
n13:predkladatel
n5:idSjednocenehoVysledku
237712
n5:idVysledku
RIV/49777513:23220/11:43897943
n5:jazykVysledku
n10:cze
n5:klicovaSlova
FPGA, DSP Builder, ADC, DAC
n5:klicoveSlovo
n6:FPGA n6:DSP%20Builder n6:ADC n6:DAC
n5:kontrolniKodProRIV
[2CBAC882C899]
n5:obor
n12:JA
n5:pocetDomacichTvurcuVysledku
1
n5:pocetTvurcuVysledku
1
n5:rokUplatneniVysledku
n11:2011
n5:tvurceVysledku
Vlášek, Jakub
n15:organizacniJednotka
23220