This HTML5 document contains 51 embedded RDF statements represented using HTML+Microdata notation.

The embedded RDF content will be recognized by any processor of HTML5 Microdata.

Namespace Prefixes

PrefixIRI
n15http://linked.opendata.cz/ontology/domain/vavai/riv/typAkce/
dctermshttp://purl.org/dc/terms/
n20http://purl.org/net/nknouf/ns/bibtex#
n14http://localhost/temp/predkladatel/
n5http://linked.opendata.cz/resource/domain/vavai/riv/tvurce/
n6http://linked.opendata.cz/ontology/domain/vavai/
n18http://linked.opendata.cz/resource/domain/vavai/vysledek/RIV%2F49777513%3A23220%2F05%3A00000217%21RIV07-MSM-23220___/
n10https://schema.org/
shttp://schema.org/
skoshttp://www.w3.org/2004/02/skos/core#
n3http://linked.opendata.cz/ontology/domain/vavai/riv/
n2http://linked.opendata.cz/resource/domain/vavai/vysledek/
rdfhttp://www.w3.org/1999/02/22-rdf-syntax-ns#
n4http://linked.opendata.cz/ontology/domain/vavai/riv/klicoveSlovo/
n16http://linked.opendata.cz/ontology/domain/vavai/riv/duvernostUdaju/
xsdhhttp://www.w3.org/2001/XMLSchema#
n19http://linked.opendata.cz/ontology/domain/vavai/riv/jazykVysledku/
n12http://linked.opendata.cz/ontology/domain/vavai/riv/aktivita/
n13http://linked.opendata.cz/ontology/domain/vavai/riv/obor/
n7http://linked.opendata.cz/ontology/domain/vavai/riv/druhVysledku/
n9http://reference.data.gov.uk/id/gregorian-year/

Statements

Subject Item
n2:RIV%2F49777513%3A23220%2F05%3A00000217%21RIV07-MSM-23220___
rdf:type
n6:Vysledek skos:Concept
dcterms:description
This work deals with development of device for generation two three-phase sinewave systems using direct digital synthesis. This device makes changing frequency, amplitude and phase shift of three-phase systems possible. The synthesis is implemented in a FPGA device Cyclone EP1C3. FPGA design is realized in integrated development environment Quartus II Web Edition using VHDL language. Tato práce se zabývá vývojem generátoru třífázového sinusového signálu na principu přímé číslicové syntézy. Výsledné zařízení umožňuje změnu frakvence, amplitudy a vzájmného fázového posuvu. Přímá číslicová syntéza je realizována v obvodu FPGA Cyclone EP1C3. Obvod FPGA je navržen v jazyce VHDL ve vývojovém prostředí Quartus II Web Edition. This work deals with development of device for generation two three-phase sinewave systems using direct digital synthesis. This device makes changing frequency, amplitude and phase shift of three-phase systems possible. The synthesis is implemented in a FPGA device Cyclone EP1C3. FPGA design is realized in integrated development environment Quartus II Web Edition using VHDL language.
dcterms:title
Real time dynamic model of synchronous generator Modelování dynamiky synchronního generátoru v reálném čase Real time dynamic model of synchronous generator
skos:prefLabel
Real time dynamic model of synchronous generator Real time dynamic model of synchronous generator Modelování dynamiky synchronního generátoru v reálném čase
skos:notation
RIV/49777513:23220/05:00000217!RIV07-MSM-23220___
n3:strany
29-32
n3:aktivita
n12:S
n3:aktivity
S
n3:dodaniDat
n9:2007
n3:domaciTvurceVysledku
n5:7761538 n5:3120651 n5:9492046
n3:druhVysledku
n7:D
n3:duvernostUdaju
n16:S
n3:entitaPredkladatele
n18:predkladatel
n3:idSjednocenehoVysledku
540121
n3:idVysledku
RIV/49777513:23220/05:00000217
n3:jazykVysledku
n19:eng
n3:klicovaSlova
FPGA; Altera; Cyclone development module; VHDL; Quartus II; three-phase; DDS; direct digital synthesis
n3:klicoveSlovo
n4:Quartus%20II n4:three-phase n4:DDS n4:Altera n4:Cyclone%20development%20module n4:FPGA n4:VHDL n4:direct%20digital%20synthesis
n3:kontrolniKodProRIV
[D1ED6816B989]
n3:mistoKonaniAkce
Plzeň
n3:mistoVydani
Pilsen
n3:nazevZdroje
Applied electronics 2005
n3:obor
n13:JA
n3:pocetDomacichTvurcuVysledku
3
n3:pocetTvurcuVysledku
3
n3:rokUplatneniVysledku
n9:2005
n3:tvurceVysledku
Petránková, Zuzana Koucký, Václav Basl, Jiří
n3:typAkce
n15:WRD
n3:zahajeniAkce
2005-01-01+01:00
s:numberOfPages
4
n20:hasPublisher
Západočeská univerzita v Plzni
n10:isbn
80-7043-369-8
n14:organizacniJednotka
23220