This HTML5 document contains 47 embedded RDF statements represented using HTML+Microdata notation.

The embedded RDF content will be recognized by any processor of HTML5 Microdata.

Namespace Prefixes

PrefixIRI
n10http://linked.opendata.cz/ontology/domain/vavai/riv/typAkce/
dctermshttp://purl.org/dc/terms/
n19http://localhost/temp/predkladatel/
n14http://purl.org/net/nknouf/ns/bibtex#
n17http://linked.opendata.cz/resource/domain/vavai/projekt/
n12http://linked.opendata.cz/resource/domain/vavai/riv/tvurce/
n11http://linked.opendata.cz/ontology/domain/vavai/
n22https://schema.org/
n8http://linked.opendata.cz/resource/domain/vavai/zamer/
shttp://schema.org/
skoshttp://www.w3.org/2004/02/skos/core#
n3http://linked.opendata.cz/ontology/domain/vavai/riv/
n2http://linked.opendata.cz/resource/domain/vavai/vysledek/
rdfhttp://www.w3.org/1999/02/22-rdf-syntax-ns#
n4http://linked.opendata.cz/ontology/domain/vavai/riv/klicoveSlovo/
n15http://linked.opendata.cz/ontology/domain/vavai/riv/duvernostUdaju/
xsdhhttp://www.w3.org/2001/XMLSchema#
n21http://linked.opendata.cz/ontology/domain/vavai/riv/jazykVysledku/
n16http://linked.opendata.cz/ontology/domain/vavai/riv/aktivita/
n13http://linked.opendata.cz/resource/domain/vavai/vysledek/RIV%2F46747885%3A24220%2F04%3A00000114%21RIV%2F2005%2FGA0%2F242205%2FN/
n18http://linked.opendata.cz/ontology/domain/vavai/riv/obor/
n5http://linked.opendata.cz/ontology/domain/vavai/riv/druhVysledku/
n20http://reference.data.gov.uk/id/gregorian-year/

Statements

Subject Item
n2:RIV%2F46747885%3A24220%2F04%3A00000114%21RIV%2F2005%2FGA0%2F242205%2FN
rdf:type
n11:Vysledek skos:Concept
dcterms:description
During implementation of algorithms the operations of addition and multiplication are the most frequently used operations in FPGA circuits. This paper is dealing with these two operations and their utilization in integrated circuits.It compares the influence of description of structure of individual operations in FPGA circuits. Great demands are set on delaying these structures. It shows dependencies of calculation on accuracy and number of bits of individual operands.Last but not least this paper deals with the size of occupied area of individual operations. Consideration for their use is stated in conclusion. During implementation of algorithms the operations of addition and multiplication are the most frequently used operations in FPGA circuits. This paper is dealing with these two operations and their utilization in integrated circuits.It compares the influence of description of structure of individual operations in FPGA circuits. Great demands are set on delaying these structures. It shows dependencies of calculation on accuracy and number of bits of individual operands.Last but not least this paper deals with the size of occupied area of individual operations. Consideration for their use is stated in conclusion. Při realizaci algoritmů jsou operace sčítání a násobení v FPGA obvodech nejčastější používanou operací. Příspěvek se zabývá těmito dvěma operacemi a jejich využitím v integrovaných obvodech.Porovnává vliv popisu struktury jednotlivých operací v FPGA obvodech. Přičemž se zabývá zpožděním těchto struktur, na které jsou kladeny velké nároky.Příspěvek ukazuje závislosti výpočtu na přesnosti a počtu bitů jednotlivých operandů. V neposlední řadě se zabývá velikostí zabrané plochy jednotlivými operacemi. Na závěr je uvedena úvaha pro jejich použití.
dcterms:title
Mathematical operations in FPGA circuits Mathematical operations in FPGA circuits Matematické operace v FPGA obvodech
skos:prefLabel
Mathematical operations in FPGA circuits Mathematical operations in FPGA circuits Matematické operace v FPGA obvodech
skos:notation
RIV/46747885:24220/04:00000114!RIV/2005/GA0/242205/N
n3:strany
5-10
n3:aktivita
n16:Z n16:P
n3:aktivity
P(GA102/04/2137), Z(MSM 242200002)
n3:dodaniDat
n20:2005
n3:domaciTvurceVysledku
n12:3854396
n3:druhVysledku
n5:D
n3:duvernostUdaju
n15:S
n3:entitaPredkladatele
n13:predkladatel
n3:idSjednocenehoVysledku
572518
n3:idVysledku
RIV/46747885:24220/04:00000114
n3:jazykVysledku
n21:eng
n3:klicovaSlova
%22binary arithmetic operations;hardware implementation;programmable gate array;addition;multiplication%22
n3:klicoveSlovo
n4:multiplication%2522 n4:addition n4:programmable%20gate%20array n4:hardware%20implementation n4:%2522binary%20arithmetic%20operations
n3:kontrolniKodProRIV
[BCC30B7A44B4]
n3:mistoKonaniAkce
Žilina, Slovenská republika
n3:mistoVydani
Žilina, Slovenská republika
n3:nazevZdroje
International Workshop Digital Technologies
n3:obor
n18:JA
n3:pocetDomacichTvurcuVysledku
1
n3:pocetTvurcuVysledku
1
n3:projekt
n17:GA102%2F04%2F2137
n3:rokUplatneniVysledku
n20:2004
n3:tvurceVysledku
Došek, Petr
n3:typAkce
n10:EUR
n3:zahajeniAkce
2004-01-01+01:00
n3:zamer
n8:MSM%20242200002
s:numberOfPages
6
n14:hasPublisher
Neuveden
n22:isbn
80-8070-334-5
n19:organizacniJednotka
24220