This HTML5 document contains 51 embedded RDF statements represented using HTML+Microdata notation.

The embedded RDF content will be recognized by any processor of HTML5 Microdata.

Namespace Prefixes

PrefixIRI
n5http://linked.opendata.cz/ontology/domain/vavai/riv/typAkce/
dctermshttp://purl.org/dc/terms/
n15http://linked.opendata.cz/resource/domain/vavai/vysledek/RIV%2F00216305%3A26230%2F09%3APU82652%21RIV11-GA0-26230___/
n18http://localhost/temp/predkladatel/
n7http://purl.org/net/nknouf/ns/bibtex#
n14http://linked.opendata.cz/resource/domain/vavai/riv/tvurce/
n9http://linked.opendata.cz/resource/domain/vavai/projekt/
n3http://linked.opendata.cz/ontology/domain/vavai/
n21https://schema.org/
n20http://linked.opendata.cz/resource/domain/vavai/zamer/
shttp://schema.org/
skoshttp://www.w3.org/2004/02/skos/core#
n4http://linked.opendata.cz/ontology/domain/vavai/riv/
n2http://linked.opendata.cz/resource/domain/vavai/vysledek/
rdfhttp://www.w3.org/1999/02/22-rdf-syntax-ns#
n6http://linked.opendata.cz/ontology/domain/vavai/riv/klicoveSlovo/
n22http://linked.opendata.cz/ontology/domain/vavai/riv/duvernostUdaju/
xsdhhttp://www.w3.org/2001/XMLSchema#
n13http://linked.opendata.cz/ontology/domain/vavai/riv/jazykVysledku/
n10http://linked.opendata.cz/ontology/domain/vavai/riv/aktivita/
n17http://linked.opendata.cz/ontology/domain/vavai/riv/obor/
n16http://linked.opendata.cz/ontology/domain/vavai/riv/druhVysledku/
n12http://reference.data.gov.uk/id/gregorian-year/

Statements

Subject Item
n2:RIV%2F00216305%3A26230%2F09%3APU82652%21RIV11-GA0-26230___
rdf:type
n3:Vysledek skos:Concept
dcterms:description
Příspěvek charakterizuje motivaci, cíle a dosavadní výsledky studenta při řešení jeho disertační práce. Jako první jsou popsány mezní etapy v návrhu metodologie pro konstrukci odolných architektur s různou úrovní diagnostiky založených na obvodech FPGA. Dále je popsáno, jak lze zlepšit spolehlivostní parametry u architektur odolných proti poruchám doplněných o hlídací obvody oproti systému TMR a duplex. Pro určení spolehlivosti jsou využity Markovské spolehlivostní modely. Srovnání všech sledovaných parametrů pro odolné architektury je diskutováno. V závěru je popsán další směr výzkumu a jsou shrnuty cíle disertační práce. Příspěvek charakterizuje motivaci, cíle a dosavadní výsledky studenta při řešení jeho disertační práce. Jako první jsou popsány mezní etapy v návrhu metodologie pro konstrukci odolných architektur s různou úrovní diagnostiky založených na obvodech FPGA. Dále je popsáno, jak lze zlepšit spolehlivostní parametry u architektur odolných proti poruchám doplněných o hlídací obvody oproti systému TMR a duplex. Pro určení spolehlivosti jsou využity Markovské spolehlivostní modely. Srovnání všech sledovaných parametrů pro odolné architektury je diskutováno. V závěru je popsán další směr výzkumu a jsou shrnuty cíle disertační práce. Příspěvek charakterizuje motivaci, cíle a dosavadní výsledky studenta při řešení jeho disertační práce. Jako první jsou popsány mezní etapy v návrhu metodologie pro konstrukci odolných architektur s různou úrovní diagnostiky založených na obvodech FPGA. Dále je popsáno, jak lze zlepšit spolehlivostní parametry u architektur odolných proti poruchám doplněných o hlídací obvody oproti systému TMR a duplex. Pro určení spolehlivosti jsou využity Markovské spolehlivostní modely. Srovnání všech sledovaných parametrů pro odolné architektury je diskutováno. V závěru je popsán další směr výzkumu a jsou shrnuty cíle disertační práce.
dcterms:title
Metodologie návrhu obvodů se zvýšenou spolehlivostí založených na FPGA Metodologie návrhu obvodů se zvýšenou spolehlivostí založených na FPGA Metodologie návrhu obvodů se zvýšenou spolehlivostí založených na FPGA
skos:prefLabel
Metodologie návrhu obvodů se zvýšenou spolehlivostí založených na FPGA Metodologie návrhu obvodů se zvýšenou spolehlivostí založených na FPGA Metodologie návrhu obvodů se zvýšenou spolehlivostí založených na FPGA
skos:notation
RIV/00216305:26230/09:PU82652!RIV11-GA0-26230___
n4:aktivita
n10:Z n10:P
n4:aktivity
P(GA102/09/1668), P(GD102/09/H042), Z(MSM0021630528)
n4:dodaniDat
n12:2011
n4:domaciTvurceVysledku
n14:1196332
n4:druhVysledku
n16:D
n4:duvernostUdaju
n22:S
n4:entitaPredkladatele
n15:predkladatel
n4:idSjednocenehoVysledku
325945
n4:idVysledku
RIV/00216305:26230/09:PU82652
n4:jazykVysledku
n13:cze
n4:klicovaSlova
systém odolný proti poruchám, spolehlivost, hlídací obvod, architektura, spolehlivostní model, TMR, duplex, FPGA, VHDL
n4:klicoveSlovo
n6:TMR n6:architektura n6:spolehlivost n6:spolehlivostn%C3%AD%20model n6:VHDL n6:syst%C3%A9m%20odoln%C3%BD%20proti%20poruch%C3%A1m n6:duplex n6:hl%C3%ADdac%C3%AD%20obvod n6:FPGA
n4:kontrolniKodProRIV
[0E48627130C6]
n4:mistoKonaniAkce
Hejnice
n4:mistoVydani
Zlin
n4:nazevZdroje
Počítačové architektury a diagnostika 2009
n4:obor
n17:JC
n4:pocetDomacichTvurcuVysledku
1
n4:pocetTvurcuVysledku
1
n4:projekt
n9:GD102%2F09%2FH042 n9:GA102%2F09%2F1668
n4:rokUplatneniVysledku
n12:2009
n4:tvurceVysledku
Straka, Martin
n4:typAkce
n5:CST
n4:zahajeniAkce
2008-09-15+02:00
n4:zamer
n20:MSM0021630528
s:numberOfPages
6
n7:hasPublisher
Univerzita Tomáše Bati ve Zlíně
n21:isbn
978-80-7318-847-4
n18:organizacniJednotka
26230