This HTML5 document contains 36 embedded RDF statements represented using HTML+Microdata notation.

The embedded RDF content will be recognized by any processor of HTML5 Microdata.

Namespace Prefixes

PrefixIRI
n18http://linked.opendata.cz/ontology/domain/vavai/cep/zivotniCyklusProjektu/
n21http://linked.opendata.cz/ontology/domain/vavai/cep/druhSouteze/
n13http://linked.opendata.cz/ontology/domain/vavai/cep/typPojektu/
dctermshttp://purl.org/dc/terms/
n2http://linked.opendata.cz/resource/domain/vavai/projekt/
n16http://linked.opendata.cz/resource/domain/vavai/subjekt/
n12http://linked.opendata.cz/resource/domain/vavai/cep/prideleniPodpory/
n11http://linked.opendata.cz/ontology/domain/vavai/cep/kategorie/
n4http://linked.opendata.cz/ontology/domain/vavai/
n10http://linked.opendata.cz/ontology/domain/vavai/cep/duvernostUdaju/
skoshttp://www.w3.org/2004/02/skos/core#
rdfshttp://www.w3.org/2000/01/rdf-schema#
n15http://linked.opendata.cz/ontology/domain/vavai/cep/fazeProjektu/
n9http://linked.opendata.cz/ontology/domain/vavai/cep/obor/
n5http://linked.opendata.cz/resource/domain/vavai/projekt/GA14-04197S/
n20http://linked.opendata.cz/resource/domain/vavai/soutez/
n19http://linked.opendata.cz/ontology/domain/vavai/cep/statusZobrazovaneFaze/
rdfhttp://www.w3.org/1999/02/22-rdf-syntax-ns#
xsdhhttp://www.w3.org/2001/XMLSchema#
n3http://linked.opendata.cz/ontology/domain/vavai/cep/
n14http://linked.opendata.cz/resource/domain/vavai/aktivita/
n8http://reference.data.gov.uk/id/gregorian-year/

Statements

Subject Item
n2:GA14-04197S
rdf:type
n4:Projekt
rdfs:seeAlso
http://www.isvav.cz/projectDetail.do?rowId=GA14-04197S
dcterms:description
Evoluční návrh obvodů je metoda, která používá biologií inspirované prohledávací algoritmy pro syntézu a optimalizaci elektronických obvodů. Ačkoliv evoluční návrh umožnil získat mnoho zajímavých výsledků, nemožnost dobré škálovatelnosti zůstává hlavní nevýhodou metody. V tomto projektu navrhujeme a obhajujeme nové přístupy k evolučnímu návrhu obvodů, které umožní eliminovat problém škálovatelnosti a dovolí vytvářet a optimalizovat složité číslicové obvody a adaptivní hardware v programovatelných hradlových polích (FPGA). Navrhovaný projekt předpokládá následující výsledky: (1) Nové algoritmy pro ověřování funkční ekvivalence, které umožní urychlit výpočet fitness obvodu. (2) Nové vícekriteriální a koevoluční algoritmy pro evoluční návrh. (3) Rutinní návrh a optimalizace složitých číslicových obvodů pomocí navržených metod. (4) Nové architektury pro vyvíjející se a adaptivní systémy implementované v FPGA. The evolutionary circuit design is the use of bio-inspired search algorithms for automated synthesis and optimization of electronic circuits. Although many interesting results have been obtained using the evolutionary design, the scalability problem is still considered as the most significant problem of the method. In this project, we propose and advocate new approaches to evolutionary circuit design that will enable us to eliminate the scalability problem and thus construct and optimize complex digital circuits and adaptive hardware systems in field programmable gate arrays (FPGA). The following results are projected: (1) New functional equivalence checking algorithms for accelerating the fitness calculation. (2) New multiobjective and co-evolutionary design algorithms. (3) Routine design and optimization of complex circuits by means of the proposed tools. (4) New architectures of FPGA-based evolvable hardware systems.
dcterms:title
Pokročilé metody evolučního návrhu složitých číslicových obvodů Advanced Methods for Evolutionary Design of Complex Digital Circuits
skos:notation
GA14-04197S
n3:aktivita
n14:GA
n3:celkovaStatniPodpora
n5:celkovaStatniPodpora
n3:celkoveNaklady
n5:celkoveNaklady
n3:datumDodatniDoRIV
2015-04-23+02:00
n3:druhSouteze
n21:VS
n3:duvernostUdaju
n10:S
n3:fazeProjektu
n15:100788521
n3:hlavniObor
n9:JC
n3:kategorie
n11:ZV
n3:klicovaSlova
Evolutionary circuit design, evolvable hardware, field programmable gate array, co-evolution
n3:partnetrHlavni
n16:orjk%3A26230
n3:pocetKoordinujicichPrijemcu
0
n3:pocetPrijemcu
1
n3:pocetSpoluPrijemcu
0
n3:pocetVysledkuRIV
16
n3:pocetZverejnenychVysledkuVRIV
16
n3:posledniUvolneniVMinulemRoce
2014-03-14+01:00
n3:prideleniPodpory
n12:14-04197S
n3:sberDatUcastniciPoslednihoRoku
n8:2015
n3:sberDatUdajeProjZameru
n8:2015
n3:soutez
n20:SGA0201400001
n3:statusZobrazovaneFaze
n19:DRRVB
n3:typPojektu
n13:P
n3:ukonceniReseni
2016-12-31+01:00
n3:zahajeniReseni
2014-01-01+01:00
n3:zivotniCyklusProjektu
n18:ZB
n3:klicoveSlovo
field programmable gate array Evolutionary circuit design evolvable hardware