This HTML5 document contains 42 embedded RDF statements represented using HTML+Microdata notation.

The embedded RDF content will be recognized by any processor of HTML5 Microdata.

Namespace Prefixes

PrefixIRI
n18http://linked.opendata.cz/ontology/domain/vavai/cep/druhSouteze/
n19http://linked.opendata.cz/ontology/domain/vavai/cep/zivotniCyklusProjektu/
n12http://linked.opendata.cz/ontology/domain/vavai/cep/typPojektu/
dctermshttp://purl.org/dc/terms/
n4http://linked.opendata.cz/ontology/domain/vavai/cep/hodnoceniProjektu/
n2http://linked.opendata.cz/resource/domain/vavai/projekt/
n14http://linked.opendata.cz/resource/domain/vavai/subjekt/
n8http://linked.opendata.cz/resource/domain/vavai/projekt/FI-IM2%2F091/
n21http://linked.opendata.cz/ontology/domain/vavai/
n5http://linked.opendata.cz/ontology/domain/vavai/cep/kategorie/
n20http://linked.opendata.cz/ontology/domain/vavai/cep/duvernostUdaju/
skoshttp://www.w3.org/2004/02/skos/core#
rdfshttp://www.w3.org/2000/01/rdf-schema#
n9http://linked.opendata.cz/ontology/domain/vavai/cep/fazeProjektu/
n7http://linked.opendata.cz/ontology/domain/vavai/cep/obor/
n10http://linked.opendata.cz/resource/domain/vavai/soutez/
n17http://linked.opendata.cz/ontology/domain/vavai/cep/statusZobrazovaneFaze/
rdfhttp://www.w3.org/1999/02/22-rdf-syntax-ns#
xsdhhttp://www.w3.org/2001/XMLSchema#
n3http://linked.opendata.cz/ontology/domain/vavai/cep/
n15http://linked.opendata.cz/resource/domain/vavai/aktivita/
n13http://reference.data.gov.uk/id/gregorian-year/

Statements

Subject Item
n2:FI-IM2%2F091
rdf:type
n21:Projekt
rdfs:seeAlso
http://www.isvav.cz/projectDetail.do?rowId=FI-IM2/091
dcterms:description
Research and development the VHDL library consisting of basic modules and higher modules (UART, CAN, HDLC, TCN, Ethernet, LED matrix driver, video/audio compression, DMA) for safety applications. Výzkum a vývoj VHDLknihovny základních modulů a vyšších modulů (UART, CAN, HDLC, TCN, Ethernet, LED driver, video/audio komprese, DMA) pro bezpečné aplikace.
dcterms:title
MODULO-VHDLmoduly VHDL pro bezpečné aplikace. MODULO-VHDLmodules VHDL for safety applications.
skos:notation
FI-IM2/091
n3:aktivita
n15:FI
n3:celkovaStatniPodpora
n8:celkovaStatniPodpora
n3:celkoveNaklady
n8:celkoveNaklady
n3:datumDodatniDoRIV
2007-06-21+02:00
n3:druhSouteze
n18:VS
n3:duvernostUdaju
n20:S
n3:fazeProjektu
n9:2605164
n3:hlavniObor
n7:JA
n3:hodnoceniProjektu
n4:U
n3:kategorie
n5:VV
n3:klicovaSlova
VHDL; Very Hardware Description Language; VERILOG; FPGA; Field Programmable Gate Array; UART; CAN; HDLC
n3:partnetrHlavni
n14:ico%3A64948706
n3:pocetKoordinujicichPrijemcu
0
n3:pocetPrijemcu
1
n3:pocetSpoluPrijemcu
0
n3:pocetVysledkuRIV
1
n3:pocetZverejnenychVysledkuVRIV
1
n3:rokUkonceniPodpory
n13:2006
n3:rokZahajeniPodpory
n13:2005
n3:sberDatUcastniciPoslednihoRoku
n13:2006
n3:sberDatUdajeProjZameru
n13:2007
n3:soutez
n10:SMPO200500009
n3:statusZobrazovaneFaze
n17:DUU
n3:typPojektu
n12:P
n3:vedlejsiObor
n7:JC
n3:zhodnoceni+vysledku+projektu+dodavatelem
Byl vytvořen soubor funkčních modulů v jazyce VHDL pro aplikaci v obvodech hradlových polí FPGA se zaměřením na využití v konstrukci řídicích a komunikačních systémů. Vznikla knihovna základních modulů, 9 modulů vyšší úrovně a prostředí pro ověření. Acceptable
n3:zivotniCyklusProjektu
n19:ZKU
n3:klicoveSlovo
Field Programmable Gate Array VHDL Very Hardware Description Language VERILOG FPGA UART CAN