This HTML5 document contains 48 embedded RDF statements represented using HTML+Microdata notation.

The embedded RDF content will be recognized by any processor of HTML5 Microdata.

Namespace Prefixes

PrefixIRI
n7http://linked.opendata.cz/ontology/domain/vavai/cep/druhSouteze/
n14http://linked.opendata.cz/ontology/domain/vavai/cep/typPojektu/
n6http://linked.opendata.cz/ontology/domain/vavai/cep/zivotniCyklusProjektu/
n18http://linked.opendata.cz/ontology/domain/vavai/cep/hodnoceniProjektu/
dctermshttp://purl.org/dc/terms/
n2http://linked.opendata.cz/resource/domain/vavai/projekt/
n22http://linked.opendata.cz/resource/domain/vavai/cep/prideleniPodpory/
n19http://linked.opendata.cz/resource/domain/vavai/subjekt/
n17http://linked.opendata.cz/ontology/domain/vavai/cep/kategorie/
n13http://linked.opendata.cz/ontology/domain/vavai/
n16http://linked.opendata.cz/ontology/domain/vavai/cep/duvernostUdaju/
skoshttp://www.w3.org/2004/02/skos/core#
rdfshttp://www.w3.org/2000/01/rdf-schema#
n21http://linked.opendata.cz/ontology/domain/vavai/cep/obor/
n4http://linked.opendata.cz/ontology/domain/vavai/cep/fazeProjektu/
n8http://linked.opendata.cz/resource/domain/vavai/soutez/
n9http://linked.opendata.cz/ontology/domain/vavai/cep/statusZobrazovaneFaze/
rdfhttp://www.w3.org/1999/02/22-rdf-syntax-ns#
n5http://linked.opendata.cz/resource/domain/vavai/projekt/1QS109960517/
xsdhhttp://www.w3.org/2001/XMLSchema#
n3http://linked.opendata.cz/ontology/domain/vavai/cep/
n20http://linked.opendata.cz/resource/domain/vavai/aktivita/
n11http://reference.data.gov.uk/id/gregorian-year/

Statements

Subject Item
n2:1QS109960517
rdf:type
n13:Projekt
rdfs:seeAlso
http://www.isvav.cz/projectDetail.do?rowId=1QS109960517
dcterms:description
Návrh a vytvoření modelu sloužícího k unifikovanému popisu hardwarových architektur vestavěných systémů za účelem zrychlení a zefektivnění softwarové podpory stávajících i nových variant mikroprocesoru v rámci komponentně orientovaných vývojových nástrojů s vysokou úrovní validace a inkrementální rozšiřitelnosti znalosti nových vlastností.Prostředkem k dosažení cíle je návrh objektově orientované databáze modelující abstraktní rozhraní hardware a návrh transformačního prostředku (programovatelného generátoru) pro transformaci znalostí z databáze do komponent různých standardů a složitostí. Součástí návrhu generátoru bude i návrh jazyka sloužícího pro specifikaci požadované transformace.Funkčnost modelu a rozsah jeho abstrakce bude ověřen pokrytím vybraných architektur (na osmi a šestnáctibitových mikrokontrolérech, DSP, PowerPC a hybridních procesorech). Design and implementation of the model for unified description of the hardware architectures of the embedded systems to speed-up the software support of different existing and new microprocessors included in design of component oriented development tools with high level of validation and incremental approach for adding of new features as a knowledge.The way to the solution should be a design of the object-oriented database used to model the abstract interface of the hardware and design of the transformation mechanism (programmable generator) used to transform the database knowledge to the components of various standards and complexity. The part of the generator design is a specification of the language used to describe the appropriate transformation.The model and the range of the abstraction will be verified by covering selected architectures (starting with 8 and 16 bit microcontrollers, via DSPs, PowerPCs to hybrid processors).
dcterms:title
Modelování vlastností mikroprocesorových architektur s použitím šablon, komponent a technik generování kódu ovladačů (MaMA) Modelling Features of Microprocessor Architectures using Templates, Components and Driver-Code Generation Techniques (MaMA)
skos:notation
1QS109960517
n3:aktivita
n20:1Q
n3:celkovaStatniPodpora
n5:celkovaStatniPodpora
n3:celkoveNaklady
n5:celkoveNaklady
n3:datumDodatniDoRIV
2009-05-04+02:00
n3:druhSouteze
n7:VS
n3:duvernostUdaju
n16:S
n3:fazeProjektu
n4:71838446
n3:hlavniObor
n21:IN
n3:hodnoceniProjektu
n18:U
n3:kategorie
n17:NV
n3:klicovaSlova
component oriented design; hardware abstraction layer; unification; expert knowledge systems; microprocessors; microcontrollers; embedded systems; technologies; codesign; code generation; development tools; modelling; object database
n3:partnetrHlavni
n19:ico%3A00532304
n3:pocetKoordinujicichPrijemcu
0
n3:pocetPrijemcu
1
n3:pocetSpoluPrijemcu
0
n3:pocetVysledkuRIV
11
n3:pocetZverejnenychVysledkuVRIV
11
n3:posledniUvolneniVMinulemRoce
2007-02-28+01:00
n3:prideleniPodpory
n22:1QS109960517
n3:sberDatUcastniciPoslednihoRoku
n11:2007
n3:sberDatUdajeProjZameru
n11:2008
n3:soutez
n8:SAV02005-NC
n3:statusZobrazovaneFaze
n9:DUU
n3:typPojektu
n14:P
n3:ukonceniReseni
2007-12-31+01:00
n3:zahajeniReseni
2005-01-01+01:00
n3:zhodnoceni+vysledku+projektu+dodavatelem
It was designed universal model for architecture description of embedded microcontrollers (including internal peripherals) and it was designed a language which can describe a transformation of such data into the specific hardware abstract layer. Byl navržen univerzální model pro popis architektur mikrokontrolérů pro vestavné systémy (včetně interních periférií) a byl navržen jazyk, který popisuje transformaci tohoto popisu do dané hardwarové abstraktní vrstvy.
n3:zivotniCyklusProjektu
n6:ZBKU
n3:klicoveSlovo
component oriented design codesign development tools hardware abstraction layer microprocessors code generation modelling microcontrollers expert knowledge systems technologies unification embedded systems