Attributes | Values |
---|
rdf:type
| |
Description
| - Paměťové obvody jsou důležitým prvkem návrhu hardware, když uvážíme, že umožňují implementaci sekvenčních logických obvodů, t.j. logických obvodů jejichž výstupní hodnoty závisí také na předchozích hodnotách vstupu. Navíc umožňují konstruovat registry, synchronizovat kombinační logické obvody, atd. Proto, pokud chceme navrhovat vícehodnotový hardware alespoň tak silný jako klasický dvouhodnotový, potřebujeme mít způsob jak konstruovat vícehodnotové paměťové obvody. V tomto článku navrhujeme řešení založené na zobecnění R-S paměťového obvodu známého z dvouhodnotových logických obvodů. (cs)
- The importance of memory circuits in the hardware design is crucial considering that they enable implementation of sequential logical circuits, i.e. logical circuits where the output value depends also on the previous values of the input. Furthermore, they allow to build registers, to synchronize combinational logical circuits, etc. Therefore if we want to design many-valued hardware at least as strong as the classical two-valued one, we will need a way of implementing a many-valued memory circuit. In this paper we bring a solution based on a generalization of the R-S memory circuits known from the two-valued logical circuits.
- The importance of memory circuits in the hardware design is crucial considering that they enable implementation of sequential logical circuits, i.e. logical circuits where the output value depends also on the previous values of the input. Furthermore, they allow to build registers, to synchronize combinational logical circuits, etc. Therefore if we want to design many-valued hardware at least as strong as the classical two-valued one, we will need a way of implementing a many-valued memory circuit. In this paper we bring a solution based on a generalization of the R-S memory circuits known from the two-valued logical circuits. (en)
|
Title
| - Implementation of Many-Valued Sequential Systems
- Implementation of Many-Valued Sequential Systems (en)
- Implementace vícehodnotových sekvenčních systémů (cs)
|
skos:prefLabel
| - Implementation of Many-Valued Sequential Systems
- Implementation of Many-Valued Sequential Systems (en)
- Implementace vícehodnotových sekvenčních systémů (cs)
|
skos:notation
| - RIV/68407700:21230/07:03135411!RIV08-MSM-21230___
|
http://linked.open.../vavai/riv/strany
| |
http://linked.open...avai/riv/aktivita
| |
http://linked.open...avai/riv/aktivity
| |
http://linked.open...vai/riv/dodaniDat
| |
http://linked.open...aciTvurceVysledku
| |
http://linked.open.../riv/druhVysledku
| |
http://linked.open...iv/duvernostUdaju
| |
http://linked.open...titaPredkladatele
| |
http://linked.open...dnocenehoVysledku
| |
http://linked.open...ai/riv/idVysledku
| - RIV/68407700:21230/07:03135411
|
http://linked.open...riv/jazykVysledku
| |
http://linked.open.../riv/klicovaSlova
| - flip-flop; hardware design; logical circuit design; many-valued logic; memory circuit; normal form (en)
|
http://linked.open.../riv/klicoveSlovo
| |
http://linked.open...ontrolniKodProRIV
| |
http://linked.open...v/mistoKonaniAkce
| |
http://linked.open...i/riv/mistoVydani
| |
http://linked.open...i/riv/nazevZdroje
| - Proceedings of Workshop 2007
|
http://linked.open...in/vavai/riv/obor
| |
http://linked.open...ichTvurcuVysledku
| |
http://linked.open...cetTvurcuVysledku
| |
http://linked.open...UplatneniVysledku
| |
http://linked.open...iv/tvurceVysledku
| |
http://linked.open...vavai/riv/typAkce
| |
http://linked.open.../riv/zahajeniAkce
| |
number of pages
| |
http://purl.org/ne...btex#hasPublisher
| - České vysoké učení technické v Praze
|
https://schema.org/isbn
| |
http://localhost/t...ganizacniJednotka
| |
is http://linked.open...avai/riv/vysledek
of | |