About: Vývoj vestavěných systémů s FPGA na konceptuální úrovni     Goto   Sponge   NotDistinct   Permalink

An Entity of Type : http://linked.opendata.cz/ontology/domain/vavai/Vysledek, within Data Space : linked.opendata.cz associated with source document(s)

AttributesValues
rdf:type
Description
  • Koncept vývoje vestavěných systémů, který v tomto článku chceme představit, je založen na propojení nástrojů pracujících s komponentami na konceptuální úrovni, a nástrojů, které zastřešují vývoj pro FPGA zařízení. Cílem je umožnit vývoj pro FPGA na konceptuální úrovni s využitím komponentního návrhu a událostmi řízeného programování. V praxi to znamená rozšířit stávající RAD nástroj Processor Expert o schopnost konvertovat návrh systému do podoby vstupních konfiguračních skriptů návrhu systému pro Xilinx EDK, resp. do podoby HDL souborů pro Xilinx ISE.
  • Koncept vývoje vestavěných systémů, který v tomto článku chceme představit, je založen na propojení nástrojů pracujících s komponentami na konceptuální úrovni, a nástrojů, které zastřešují vývoj pro FPGA zařízení. Cílem je umožnit vývoj pro FPGA na konceptuální úrovni s využitím komponentního návrhu a událostmi řízeného programování. V praxi to znamená rozšířit stávající RAD nástroj Processor Expert o schopnost konvertovat návrh systému do podoby vstupních konfiguračních skriptů návrhu systému pro Xilinx EDK, resp. do podoby HDL souborů pro Xilinx ISE. (cs)
  • This contribution introduces new concept of embedded systems developement. It is based on connection of two tools. The first one (Processor Expert) works with components on conceptual level. The second one provides complete developement IDE for FPGAs (Xilinx Tools ISE & EDK). The goal is to allow developement on conceptual level for FPGA with the usage of component-based event-driven programming. (en)
Title
  • Vývoj vestavěných systémů s FPGA na konceptuální úrovni
  • Conceptual-level Embedded Systems Developement with FPGAs (en)
  • Vývoj vestavěných systémů s FPGA na konceptuální úrovni (cs)
skos:prefLabel
  • Vývoj vestavěných systémů s FPGA na konceptuální úrovni
  • Conceptual-level Embedded Systems Developement with FPGAs (en)
  • Vývoj vestavěných systémů s FPGA na konceptuální úrovni (cs)
skos:notation
  • RIV/00216305:26230/07:PU70848!RIV08-MSM-26230___
http://linked.open.../vavai/riv/strany
  • 176-179
http://linked.open...avai/riv/aktivita
http://linked.open...avai/riv/aktivity
  • P(2C06008)
http://linked.open...vai/riv/dodaniDat
http://linked.open...aciTvurceVysledku
http://linked.open.../riv/druhVysledku
http://linked.open...iv/duvernostUdaju
http://linked.open...titaPredkladatele
http://linked.open...dnocenehoVysledku
  • 460564
http://linked.open...ai/riv/idVysledku
  • RIV/00216305:26230/07:PU70848
http://linked.open...riv/jazykVysledku
http://linked.open.../riv/klicovaSlova
  • embedded system, FPGA, component, Processor Expert, Xilinx tools (en)
http://linked.open.../riv/klicoveSlovo
http://linked.open...ontrolniKodProRIV
  • [64AF1923A4CD]
http://linked.open...v/mistoKonaniAkce
  • Zvůle
http://linked.open...i/riv/mistoVydani
  • Brno
http://linked.open...i/riv/nazevZdroje
  • Sborník příspěvků konference ZVŮLE 2007
http://linked.open...in/vavai/riv/obor
http://linked.open...ichTvurcuVysledku
http://linked.open...cetTvurcuVysledku
http://linked.open...vavai/riv/projekt
http://linked.open...UplatneniVysledku
http://linked.open...iv/tvurceVysledku
  • Křivka, Zbyněk
  • Lorenc, Luboš
  • Schönecker, Rudolf
http://linked.open...vavai/riv/typAkce
http://linked.open.../riv/zahajeniAkce
number of pages
http://purl.org/ne...btex#hasPublisher
  • Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií
https://schema.org/isbn
  • 978-80-214-3468-4
http://localhost/t...ganizacniJednotka
  • 26230
is http://linked.open...avai/riv/vysledek of
Faceted Search & Find service v1.16.118 as of Jun 21 2024


Alternative Linked Data Documents: ODE     Content Formats:   [cxml] [csv]     RDF   [text] [turtle] [ld+json] [rdf+json] [rdf+xml]     ODATA   [atom+xml] [odata+json]     Microdata   [microdata+json] [html]    About   
This material is Open Knowledge   W3C Semantic Web Technology [RDF Data] Valid XHTML + RDFa
OpenLink Virtuoso version 07.20.3240 as of Jun 21 2024, on Linux (x86_64-pc-linux-gnu), Single-Server Edition (126 GB total memory, 58 GB memory in use)
Data on this page belongs to its respective rights holders.
Virtuoso Faceted Browser Copyright © 2009-2024 OpenLink Software