Attributes | Values |
---|
rdf:type
| |
Description
| - Multifunctional digital circuits are circuits composed of polymorphic (multifunctional) gates. In addition to its standard logic function (such as NAND), a polymorphic gate exhibits another logic function (such as NOR) which is activated under a specific condition, for example, when Vdd, temperature or illumination reaches a certain level. This paper describes the evolutionary design of multifunctional combinational circuits at the gate level using a circuit simulator and in a field programmable gate array (FPGA). The FPGA-based implementation exhibits a significant speedup against a highly optimized software simulator.
- Multifunctional digital circuits are circuits composed of polymorphic (multifunctional) gates. In addition to its standard logic function (such as NAND), a polymorphic gate exhibits another logic function (such as NOR) which is activated under a specific condition, for example, when Vdd, temperature or illumination reaches a certain level. This paper describes the evolutionary design of multifunctional combinational circuits at the gate level using a circuit simulator and in a field programmable gate array (FPGA). The FPGA-based implementation exhibits a significant speedup against a highly optimized software simulator. (en)
- Multifunkční číslicové obvody jsou takové obvody, které obsahují polymorfní hradla. Polymorfní obvody vykazují k standardní logické funkci (např. NAND) další logickou funkci (např. NOR), která je aktivována za specifických podmínek, např. pokud úroveň Vdd, teploty nebo osvětlení dosáhne určitou hodnotu. Tento článek se zabývá evolučním návrhem polymorfních obvodů s využitím simulátoru obvodů a programovatelného hradlového pole (FPGA). Implementace využívající FPGA vykazuje výrazné urychlení oproti vysoce optimalizovanému simulátoru. (cs)
|
Title
| - Extrinsic and Intrinsic Evolution of Multifunctional Combinational Modules
- Extrinsická a intrinsická evoluce multifunkčních kombinačních modulů (cs)
- Extrinsic and Intrinsic Evolution of Multifunctional Combinational Modules (en)
|
skos:prefLabel
| - Extrinsic and Intrinsic Evolution of Multifunctional Combinational Modules
- Extrinsická a intrinsická evoluce multifunkčních kombinačních modulů (cs)
- Extrinsic and Intrinsic Evolution of Multifunctional Combinational Modules (en)
|
skos:notation
| - RIV/00216305:26230/06:PU66948!RIV07-GA0-26230___
|
http://linked.open.../vavai/riv/strany
| |
http://linked.open...avai/riv/aktivita
| |
http://linked.open...avai/riv/aktivity
| |
http://linked.open...vai/riv/dodaniDat
| |
http://linked.open...aciTvurceVysledku
| |
http://linked.open.../riv/druhVysledku
| |
http://linked.open...iv/duvernostUdaju
| |
http://linked.open...titaPredkladatele
| |
http://linked.open...dnocenehoVysledku
| |
http://linked.open...ai/riv/idVysledku
| - RIV/00216305:26230/06:PU66948
|
http://linked.open...riv/jazykVysledku
| |
http://linked.open.../riv/klicovaSlova
| - polymorphic gate, evolutionary design, FPGA, evolvable hardware (en)
|
http://linked.open.../riv/klicoveSlovo
| |
http://linked.open...ontrolniKodProRIV
| |
http://linked.open...v/mistoKonaniAkce
| |
http://linked.open...i/riv/mistoVydani
| |
http://linked.open...i/riv/nazevZdroje
| - 2006 IEEE World Congress on Computational Intelligence
|
http://linked.open...in/vavai/riv/obor
| |
http://linked.open...ichTvurcuVysledku
| |
http://linked.open...cetTvurcuVysledku
| |
http://linked.open...vavai/riv/projekt
| |
http://linked.open...UplatneniVysledku
| |
http://linked.open...iv/tvurceVysledku
| - Martínek, Tomáš
- Sekanina, Lukáš
- Gajda, Zbyšek
|
http://linked.open...vavai/riv/typAkce
| |
http://linked.open.../riv/zahajeniAkce
| |
number of pages
| |
http://purl.org/ne...btex#hasPublisher
| - IEEE Computational Intelligence Society
|
https://schema.org/isbn
| |
http://localhost/t...ganizacniJednotka
| |
is http://linked.open...avai/riv/vysledek
of | |