About: Application of field programmable devices in fail safe circuits for railway signalling technique     Goto   Sponge   NotDistinct   Permalink

An Entity of Type : http://linked.opendata.cz/ontology/domain/vavai/Projekt, within Data Space : linked.opendata.cz associated with source document(s)

AttributesValues
rdf:type
rdfs:seeAlso
Description
  • The theme of the applicant's dissertation was focussed on the utilization of programmable logic devices in digital signal processing. The practical result of the dissertation was the implementation of the FPGA in railway signalling technique and the design of an FPGA-based, phase sensitive receiver for detection of the presence of railway vehicles in the rail loop. The submitted project will further develop the idea of the application of field programmable devices in fail-safe circuits. New algorithms in C and VHDL language will be developed for detection of the presence of railway vehicles by signal with frequency 75 Hz and 275 Hz. The developed algorithms will be verified on experimental assemblies with field programmable devices. It is assumed that in the last year of the project, advanced analogue field programmable devices will be available. These devices will also be considered and their applicability in railway signalling technique will be put to test. The outputs of this project (en)
  • Disertační práce navrhovatele se zabývala číslicovým zpracováním signálů v programovatelných logických polích, a vyústila v návrhu na použití obvodu FPGA pro železniční zabezpečovací techniku v aplikaci fázově citlivého přijímače pro detekci přítomnosti kolejového vozidla v kolejovém obvodu. Navrhovaný projekt bude započatou myšlenku aplikace programovatelných polí v bezpečných elektronických obvodech dále rozvíjet. Budou navrženy nové algoritmy v jazyce C a VHDL pro detekci přítomnosti kolejového vozidla pomocí signálu s frekvencí 75 Hz a 275 Hz. Projekt předpokládá praktické ověření funkčnosti těchto algoritmů implementací v programovatelných polích a zhotovením vývojových vzorků. V posledním roce projektu se předpokládá, že budou již na trhu existovat také pokročilá analogová pole. V rámci projektu bude tedy také ověřena možnost použití těchto nových polí v železniční zabezpečovací technice. Výstupy projektu budou vývojové prototypy, publikace dosažených výsledků na mezinárodních vědeckých
Title
  • Application of field programmable devices in fail safe circuits for railway signalling technique (en)
  • Aplikace programovatelných polí v bezpečných elektronických obvodech pro železniční zabezpečovací techniku
skos:notation
  • GP102/06/P085
http://linked.open...avai/cep/aktivita
http://linked.open...kovaStatniPodpora
http://linked.open...ep/celkoveNaklady
http://linked.open...datumDodatniDoRIV
http://linked.open...i/cep/druhSouteze
http://linked.open...ep/duvernostUdaju
http://linked.open.../cep/fazeProjektu
http://linked.open...ai/cep/hlavniObor
http://linked.open...hodnoceniProjektu
http://linked.open...vai/cep/kategorie
http://linked.open.../cep/klicovaSlova
  • field programmable devices; railway signalling technique (en)
http://linked.open...ep/partnetrHlavni
http://linked.open...inujicichPrijemcu
http://linked.open...cep/pocetPrijemcu
http://linked.open...ocetSpoluPrijemcu
http://linked.open.../pocetVysledkuRIV
http://linked.open...enychVysledkuVRIV
http://linked.open...lneniVMinulemRoce
http://linked.open.../prideleniPodpory
http://linked.open...iciPoslednihoRoku
http://linked.open...atUdajeProjZameru
http://linked.open.../vavai/cep/soutez
http://linked.open...usZobrazovaneFaze
http://linked.open...ai/cep/typPojektu
http://linked.open...ep/ukonceniReseni
http://linked.open...ep/zahajeniReseni
http://linked.open...jektu+dodavatelem
  • The results of the project are design and fabrication of prototypes of the Electronic phase sensitive receiver with digital signal processing for signal frequencies 75 Hz and 275 Hz. Implementation uses the digital signal processing applying the Discrete (en)
  • Hlavními výsledky projektu jsou navržené a prakticky realizované prototypy Elektronického fázově citlivého přijímače s číslicovým zpracováním signálu pro signální frekvence 75 Hz a 275 Hz. Realizace využívají číslicového zpracování signálu pomocí diskrét (cs)
http://linked.open...tniCyklusProjektu
http://linked.open.../cep/klicoveSlovo
  • field programmable devices
is http://linked.open...vavai/riv/projekt of
is http://linked.open...vavai/cep/projekt of
Faceted Search & Find service v1.16.118 as of Jun 21 2024


Alternative Linked Data Documents: ODE     Content Formats:   [cxml] [csv]     RDF   [text] [turtle] [ld+json] [rdf+json] [rdf+xml]     ODATA   [atom+xml] [odata+json]     Microdata   [microdata+json] [html]    About   
This material is Open Knowledge   W3C Semantic Web Technology [RDF Data] Valid XHTML + RDFa
OpenLink Virtuoso version 07.20.3240 as of Jun 21 2024, on Linux (x86_64-pc-linux-gnu), Single-Server Edition (126 GB total memory, 58 GB memory in use)
Data on this page belongs to its respective rights holders.
Virtuoso Faceted Browser Copyright © 2009-2024 OpenLink Software