About: Rychlý osciloskop postavený s pomocí FPGA     Goto   Sponge   NotDistinct   Permalink

An Entity of Type : http://linked.opendata.cz/ontology/domain/vavai/Vysledek, within Data Space : linked.opendata.cz associated with source document(s)

AttributesValues
rdf:type
Description
  • Topis of this thesis is proposal and realization of cheap one-channel 500Mhz digital osciloscope. The osciloscope is realized on Spartan3A(3E) Starter Board. For data conversion is proposed and realized module with convertor which can be connected to board with FPGA. Showing of measured data and controlling the module by computer mouse is realized with Starter board. Controlling and communication with some periferies is realized by embedded microprocesor microblaze and available IP cores. For showing and recieving of data is designed user IP core. (en)
  • Tématem této práce je návrh a realizace levného jednokanálového 50MHz digitálního osciloskopu, postaveného s pomocí desky Starter board s obvodem Spartan3A(3E). Pro převod dat je navrhnut a postaven modul s převodníkem, který lze připojit k desce s FPGA. Pomocí desky Starter board jsou naměřená data zobrazována přímo na monitor, dále tato deska obstarává ovládání modulu pomocí počítačové myši. Ovládání a komunikace s některými periferiemi je realizována pomocí embedded procesoru microblaze a dostupných IP core. Pro zobrazování a příjem dat je vytvořeno uživatelské IP core. Osciloskop je určen pro potřebý analýzy duplexního systému založeného na FPGA obvodech. Systém slouží ke zvyšování spolehlivostních parametrů.
  • Tématem této práce je návrh a realizace levného jednokanálového 50MHz digitálního osciloskopu, postaveného s pomocí desky Starter board s obvodem Spartan3A(3E). Pro převod dat je navrhnut a postaven modul s převodníkem, který lze připojit k desce s FPGA. Pomocí desky Starter board jsou naměřená data zobrazována přímo na monitor, dále tato deska obstarává ovládání modulu pomocí počítačové myši. Ovládání a komunikace s některými periferiemi je realizována pomocí embedded procesoru microblaze a dostupných IP core. Pro zobrazování a příjem dat je vytvořeno uživatelské IP core. Osciloskop je určen pro potřebý analýzy duplexního systému založeného na FPGA obvodech. Systém slouží ke zvyšování spolehlivostních parametrů. (cs)
Title
  • Rychlý osciloskop postavený s pomocí FPGA
  • High speed scope based on FPGA (en)
  • Rychlý osciloskop postavený s pomocí FPGA (cs)
skos:prefLabel
  • Rychlý osciloskop postavený s pomocí FPGA
  • High speed scope based on FPGA (en)
  • Rychlý osciloskop postavený s pomocí FPGA (cs)
skos:notation
  • RIV/68407700:21240/08:00165723!RIV11-MSM-21240___
http://linked.open...avai/riv/aktivita
http://linked.open...avai/riv/aktivity
  • Z(MSM6840770014)
http://linked.open...vai/riv/dodaniDat
http://linked.open...aciTvurceVysledku
http://linked.open.../riv/druhVysledku
http://linked.open...iv/duvernostUdaju
http://linked.open...onomickeParametry
  • 5665,- CZK
http://linked.open...titaPredkladatele
http://linked.open...dnocenehoVysledku
  • 393640
http://linked.open...ai/riv/idVysledku
  • RIV/68407700:21240/08:00165723
http://linked.open...terniIdentifikace
  • 2008-xkubalik-borecky
http://linked.open...riv/jazykVysledku
http://linked.open...vai/riv/kategorie
http://linked.open.../riv/klicovaSlova
  • FPGA; osciloscop; high speed (en)
http://linked.open.../riv/klicoveSlovo
http://linked.open...ontrolniKodProRIV
  • [D44AA920A256]
http://linked.open.../licencniPoplatek
http://linked.open...okalizaceVysledku
  • ČVUT FIT
http://linked.open...in/vavai/riv/obor
http://linked.open...ichTvurcuVysledku
http://linked.open...cetTvurcuVysledku
http://linked.open...UplatneniVysledku
http://linked.open...echnickeParametry
  • 80x50mm. Vlastníkem výsledku je ČVUT v Praze, IČ 68407700.
http://linked.open...iv/tvurceVysledku
  • Borecký, Jaroslav
  • Kubalík, Pavel
http://linked.open...avai/riv/vlastnik
http://linked.open...itiJinymSubjektem
http://linked.open...n/vavai/riv/zamer
http://localhost/t...ganizacniJednotka
  • 21240
Faceted Search & Find service v1.16.118 as of Jun 21 2024


Alternative Linked Data Documents: ODE     Content Formats:   [cxml] [csv]     RDF   [text] [turtle] [ld+json] [rdf+json] [rdf+xml]     ODATA   [atom+xml] [odata+json]     Microdata   [microdata+json] [html]    About   
This material is Open Knowledge   W3C Semantic Web Technology [RDF Data] Valid XHTML + RDFa
OpenLink Virtuoso version 07.20.3240 as of Jun 21 2024, on Linux (x86_64-pc-linux-gnu), Single-Server Edition (126 GB total memory, 77 GB memory in use)
Data on this page belongs to its respective rights holders.
Virtuoso Faceted Browser Copyright © 2009-2024 OpenLink Software