About: Generator of FIR filter structures optimized for FPGA synthesis     Goto   Sponge   NotDistinct   Permalink

An Entity of Type : http://linked.opendata.cz/ontology/domain/vavai/Vysledek, within Data Space : linked.opendata.cz associated with source document(s)

AttributesValues
rdf:type
rdfs:seeAlso
Description
  • Program umožňuje generovat struktury FIR filtrů v jazyce VHDL, které jsou optimalizované pro syntézu na hradlovém poli FPGA a využívají metod distribuované aritmetiky (LUT tabulky /ROM). Program byl vytvořen v prostředí programu Matlab. K dispozici jsou plně paralelní, sério-paralelní a čistě sériové struktury. Dále je možné exportovat polyfázové struktury v podobě decimačních a interpolačních filtrů. Vstupem programu jsou koeficienty v plovoucí řádové čárce již navrženého libovolného filtru. V průběhu návrhu je možné provést optimalizaci a porovnat frekvenční odezvu filtru s kvantovanými koeficienty vůči původní. K dispozici je také testovací rutina (testbench) pro ověření správné funkce při RTL simulaci, která načítá testovací vektory z textového souboru. Výstupní vektory z této simulace jsou opětovně zapsány do souboru pro následnou analýzu v prostředí Matlab. Hlavními přednostmi takto vytvořených VHDL struktur FIR filtrů jsou: snadná přenositelnost díky standardním HDL knihovnám, optimalizované využití logickým prvků a výborná rychlost zpracování dat (závislé na dané architektuře).
  • Program umožňuje generovat struktury FIR filtrů v jazyce VHDL, které jsou optimalizované pro syntézu na hradlovém poli FPGA a využívají metod distribuované aritmetiky (LUT tabulky /ROM). Program byl vytvořen v prostředí programu Matlab. K dispozici jsou plně paralelní, sério-paralelní a čistě sériové struktury. Dále je možné exportovat polyfázové struktury v podobě decimačních a interpolačních filtrů. Vstupem programu jsou koeficienty v plovoucí řádové čárce již navrženého libovolného filtru. V průběhu návrhu je možné provést optimalizaci a porovnat frekvenční odezvu filtru s kvantovanými koeficienty vůči původní. K dispozici je také testovací rutina (testbench) pro ověření správné funkce při RTL simulaci, která načítá testovací vektory z textového souboru. Výstupní vektory z této simulace jsou opětovně zapsány do souboru pro následnou analýzu v prostředí Matlab. Hlavními přednostmi takto vytvořených VHDL struktur FIR filtrů jsou: snadná přenositelnost díky standardním HDL knihovnám, optimalizované využití logickým prvků a výborná rychlost zpracování dat (závislé na dané architektuře). (cs)
  • This program is used for generation of FIR filter structures in VHDL language which are optimized for synthesis on FPGA and utilize methods of distributed arithmetic (LUT tables/ROM). The program was developed in Matlab. Program options for generation include fully parallel, serial-parallel and purely serial structures. It is also possible to export a polyphase structures in the form of decimation and interpolation filters. The entry of this program is already designed floating point coefficients. During the proposal, it is possible to compare the frequency response of the filter with quantized coefficients against original and perform other optimizations. There is also a test routine (test bench) to verify proper function of designed filter during RTL simulation. VHDL test bench loads test data vectors from a text file. These fixed point vectors were exported also from Matlab. Test bench allows also re-export of the simulated vectors back to file for later analysis. Main design benefits are: optional logic resources utilization, easy portability using standard libraries and very good registered performance (depends on architecture). (en)
Title
  • Generator of FIR filter structures optimized for FPGA synthesis (en)
  • Generátor VHDL struktur FIR filtrů optimalizovaných pro syntézu na FPGA
  • Generátor VHDL struktur FIR filtrů optimalizovaných pro syntézu na FPGA (cs)
skos:prefLabel
  • Generator of FIR filter structures optimized for FPGA synthesis (en)
  • Generátor VHDL struktur FIR filtrů optimalizovaných pro syntézu na FPGA
  • Generátor VHDL struktur FIR filtrů optimalizovaných pro syntézu na FPGA (cs)
skos:notation
  • RIV/49777513:23220/14:43923740!RIV15-MSM-23220___
http://linked.open...avai/riv/aktivita
http://linked.open...avai/riv/aktivity
  • S
http://linked.open...vai/riv/dodaniDat
http://linked.open...aciTvurceVysledku
http://linked.open.../riv/druhVysledku
http://linked.open...iv/duvernostUdaju
http://linked.open...onomickeParametry
  • Výsledek je využíván příjemcem ZČU, ekonomické parametry se neuvádějí
http://linked.open...titaPredkladatele
http://linked.open...dnocenehoVysledku
  • 18076
http://linked.open...ai/riv/idVysledku
  • RIV/49777513:23220/14:43923740
http://linked.open...terniIdentifikace
  • 22110-SW003-2014
http://linked.open...riv/jazykVysledku
http://linked.open.../riv/klicovaSlova
  • VHDL; Matlab; RTL; FIR filter; FPGA (en)
http://linked.open.../riv/klicoveSlovo
http://linked.open...ontrolniKodProRIV
  • [97948DD2A83A]
http://linked.open.../licencniPoplatek
http://linked.open...in/vavai/riv/obor
http://linked.open...ichTvurcuVysledku
http://linked.open...cetTvurcuVysledku
http://linked.open...UplatneniVysledku
http://linked.open...echnickeParametry
  • Kontakt: ing. Pavel Fiala, Univerzitní 8, 306 14 Plzeň, 377634267.
http://linked.open...iv/tvurceVysledku
  • Fiala, Pavel
http://linked.open...avai/riv/vlastnik
http://linked.open...itiJinymSubjektem
http://localhost/t...ganizacniJednotka
  • 23220
Faceted Search & Find service v1.16.118 as of Jun 21 2024


Alternative Linked Data Documents: ODE     Content Formats:   [cxml] [csv]     RDF   [text] [turtle] [ld+json] [rdf+json] [rdf+xml]     ODATA   [atom+xml] [odata+json]     Microdata   [microdata+json] [html]    About   
This material is Open Knowledge   W3C Semantic Web Technology [RDF Data] Valid XHTML + RDFa
OpenLink Virtuoso version 07.20.3240 as of Jun 21 2024, on Linux (x86_64-pc-linux-gnu), Single-Server Edition (126 GB total memory, 58 GB memory in use)
Data on this page belongs to its respective rights holders.
Virtuoso Faceted Browser Copyright © 2009-2024 OpenLink Software