About: Effective implementation of symbol synchronization in VHLD language for software define receiver based on FPGA     Goto   Sponge   NotDistinct   Permalink

An Entity of Type : http://linked.opendata.cz/ontology/domain/vavai/Vysledek, within Data Space : linked.opendata.cz associated with source document(s)

AttributesValues
rdf:type
rdfs:seeAlso
Description
  • Software implementuje symbolovou synchronizaci v jazyce VHDL pro využití v oblasti softwarově definovaného rádia. Implementace je založena na digitálním fázovém závěsu a detektor určení chyby časovaní symbolů na metodách Maximum Likelihood. Navržené synchronizační schéma je možné využít přímo v demodulátorech mQAM případně BPSK. Předkládané řešení se skládá ze dvou neoddělitených částí. První část obsahuje kompletní simulaci v programu Matlab a umožňuje export konstant v pevné řádové čárce (kvantovaných na určitý počet bitů) do textové souboru. Tyto konstanty jsou nutné pro IIR filtr fázového závěsu v hlavním modulu symbolové synchronizace ve VHDL. V bloku VHDL je využito zřetězené zpracování a v maximální míře je využito paralelizace jednotlivých procesů. Funkčnost byla ověřena pomocí testovací rutiny v programu Modelsim. Syntéza proběhla úspěšně na hradlovém poli s FPGA Altera Cyclone IV.
  • Software implementuje symbolovou synchronizaci v jazyce VHDL pro využití v oblasti softwarově definovaného rádia. Implementace je založena na digitálním fázovém závěsu a detektor určení chyby časovaní symbolů na metodách Maximum Likelihood. Navržené synchronizační schéma je možné využít přímo v demodulátorech mQAM případně BPSK. Předkládané řešení se skládá ze dvou neoddělitených částí. První část obsahuje kompletní simulaci v programu Matlab a umožňuje export konstant v pevné řádové čárce (kvantovaných na určitý počet bitů) do textové souboru. Tyto konstanty jsou nutné pro IIR filtr fázového závěsu v hlavním modulu symbolové synchronizace ve VHDL. V bloku VHDL je využito zřetězené zpracování a v maximální míře je využito paralelizace jednotlivých procesů. Funkčnost byla ověřena pomocí testovací rutiny v programu Modelsim. Syntéza proběhla úspěšně na hradlovém poli s FPGA Altera Cyclone IV. (cs)
  • Software implementation of symbol synchronization in VHDL language is intended for software defined receiver. Implementation is based on digital phase-locked loop and Maximum Likelihood methods are used for timing error estimation. Developed synchronization schema is directly intended for mQAM or QPSK demodulators. Presented software solution consists of two inseparable parts. First part contains complete simulation in Matlab and is also used for export fixed-point constants (quantized to a certain number of bits) to text file. These constants are necessary for IIR filter of the phase-locked loop in the main module of symbol synchronization in VHDL. The VHDL module utilizes pipeline and parallel processing in the maximum extent possible. Verification of correct operation was done using testbench in Modelsim program. The synthesis was successfully carried out on Altera Cyclone IV FPGA. (en)
Title
  • Effective implementation of symbol synchronization in VHLD language for software define receiver based on FPGA (en)
  • Efektivní implementace symbolové synchronizace v jazyce VHDL pro softwarově definovaný přijímač na FPGA
  • Efektivní implementace symbolové synchronizace v jazyce VHDL pro softwarově definovaný přijímač na FPGA (cs)
skos:prefLabel
  • Effective implementation of symbol synchronization in VHLD language for software define receiver based on FPGA (en)
  • Efektivní implementace symbolové synchronizace v jazyce VHDL pro softwarově definovaný přijímač na FPGA
  • Efektivní implementace symbolové synchronizace v jazyce VHDL pro softwarově definovaný přijímač na FPGA (cs)
skos:notation
  • RIV/49777513:23220/13:43920099!RIV14-MSM-23220___
http://linked.open...avai/riv/aktivita
http://linked.open...avai/riv/aktivity
  • S
http://linked.open...vai/riv/dodaniDat
http://linked.open...aciTvurceVysledku
http://linked.open.../riv/druhVysledku
http://linked.open...iv/duvernostUdaju
http://linked.open...onomickeParametry
  • výsledek je využíván příjemcem ZČU, ekonomické parametry se neuvádějí
http://linked.open...titaPredkladatele
http://linked.open...dnocenehoVysledku
  • 71313
http://linked.open...ai/riv/idVysledku
  • RIV/49777513:23220/13:43920099
http://linked.open...terniIdentifikace
  • 22110-SW004-2013
http://linked.open...riv/jazykVysledku
http://linked.open.../riv/klicovaSlova
  • symbol synchronization,demodulator; SDR; FPGA; VHDL (en)
http://linked.open.../riv/klicoveSlovo
http://linked.open...ontrolniKodProRIV
  • [2564FDE28D4C]
http://linked.open.../licencniPoplatek
http://linked.open...in/vavai/riv/obor
http://linked.open...ichTvurcuVysledku
http://linked.open...cetTvurcuVysledku
http://linked.open...UplatneniVysledku
http://linked.open...echnickeParametry
  • Kontakt: ing. Pavel Fiala, Univerzitní 8, 306 14 Plzeň, 377634267.
http://linked.open...iv/tvurceVysledku
  • Fiala, Pavel
http://linked.open...avai/riv/vlastnik
http://linked.open...itiJinymSubjektem
http://localhost/t...ganizacniJednotka
  • 23220
Faceted Search & Find service v1.16.118 as of Jun 21 2024


Alternative Linked Data Documents: ODE     Content Formats:   [cxml] [csv]     RDF   [text] [turtle] [ld+json] [rdf+json] [rdf+xml]     ODATA   [atom+xml] [odata+json]     Microdata   [microdata+json] [html]    About   
This material is Open Knowledge   W3C Semantic Web Technology [RDF Data] Valid XHTML + RDFa
OpenLink Virtuoso version 07.20.3240 as of Jun 21 2024, on Linux (x86_64-pc-linux-gnu), Single-Server Edition (126 GB total memory, 58 GB memory in use)
Data on this page belongs to its respective rights holders.
Virtuoso Faceted Browser Copyright © 2009-2024 OpenLink Software