About: HIL testování a simulace     Goto   Sponge   NotDistinct   Permalink

An Entity of Type : http://linked.opendata.cz/ontology/domain/vavai/Vysledek, within Data Space : linked.opendata.cz associated with source document(s)

AttributesValues
rdf:type
Description
  • This paper deals with hardware in the loop (HIL) testing and simulation. It is one of the steps in a rapid prototyping process used by manufacturers of electronic control units (ECUs) for a faster and more cost effective development of ECUs. The HIL can also be used by customers to make sure that the manufacturer has met the specification requirements. The introduction of this paper presents the basic principles of HIL testing. The next chapter discusses an example of HIL testing implementation. The conclusion outlines some issues of automated HIL testing. (en)
  • Práce se zabývá testováním hardwaru ve smyčce (tzv. HIL testování) a s tím souvisejícími simulacemi. HIL testování je jedním z kroků procesu rychlého vývoje (Rapid prototyping). Proces rychlého vývoje je dnes často využíván výrobci elektronických řídících jednotek (ECU) pro zkrácení doby vývoje a snížení nákladů. HIL testování může být zajímavé také pro zákazníky, kteří využívají řídící jednotky při vývoji svých zařízení, aby se ujistili zda výrobce řídící jednotky dodržel stanovenou specifikaci. V úvodu článku jsou nastíněny základní principy HIL testování. Následně je uveden příklad implementace a v z
  • Práce se zabývá testováním hardwaru ve smyčce (tzv. HIL testování) a s tím souvisejícími simulacemi. HIL testování je jedním z kroků procesu rychlého vývoje (Rapid prototyping). Proces rychlého vývoje je dnes často využíván výrobci elektronických řídících jednotek (ECU) pro zkrácení doby vývoje a snížení nákladů. HIL testování může být zajímavé také pro zákazníky, kteří využívají řídící jednotky při vývoji svých zařízení, aby se ujistili zda výrobce řídící jednotky dodržel stanovenou specifikaci. V úvodu článku jsou nastíněny základní principy HIL testování. Následně je uveden příklad implementace a v z (cs)
Title
  • HIL testování a simulace
  • HIL testování a simulace (cs)
  • Hardware in the loop testing and simulation (en)
skos:prefLabel
  • HIL testování a simulace
  • HIL testování a simulace (cs)
  • Hardware in the loop testing and simulation (en)
skos:notation
  • RIV/49777513:23220/05:00000141!RIV08-MSM-23220___
http://linked.open.../vavai/riv/strany
  • 1-3
http://linked.open...avai/riv/aktivita
http://linked.open...avai/riv/aktivity
  • S
http://linked.open...vai/riv/dodaniDat
http://linked.open...aciTvurceVysledku
http://linked.open.../riv/druhVysledku
http://linked.open...iv/duvernostUdaju
http://linked.open...titaPredkladatele
http://linked.open...dnocenehoVysledku
  • 523331
http://linked.open...ai/riv/idVysledku
  • RIV/49777513:23220/05:00000141
http://linked.open...riv/jazykVysledku
http://linked.open.../riv/klicovaSlova
  • Rapid prototyping; ECU; HIL; testing; simulation (en)
http://linked.open.../riv/klicoveSlovo
http://linked.open...ontrolniKodProRIV
  • [4B2DA6E41102]
http://linked.open...v/mistoKonaniAkce
  • Zámek Nečtiny
http://linked.open...i/riv/mistoVydani
  • V Plzni
http://linked.open...i/riv/nazevZdroje
  • Elektrotechnika a informatika 2005. Část 2., Elektronika
http://linked.open...in/vavai/riv/obor
http://linked.open...ichTvurcuVysledku
http://linked.open...cetTvurcuVysledku
http://linked.open...UplatneniVysledku
http://linked.open...iv/tvurceVysledku
  • Kubík, Michal
http://linked.open...vavai/riv/typAkce
http://linked.open.../riv/zahajeniAkce
number of pages
http://purl.org/ne...btex#hasPublisher
  • Západočeská univerzita v Plzni
https://schema.org/isbn
  • 80-7043-374-4
http://localhost/t...ganizacniJednotka
  • 23220
Faceted Search & Find service v1.16.118 as of Jun 21 2024


Alternative Linked Data Documents: ODE     Content Formats:   [cxml] [csv]     RDF   [text] [turtle] [ld+json] [rdf+json] [rdf+xml]     ODATA   [atom+xml] [odata+json]     Microdata   [microdata+json] [html]    About   
This material is Open Knowledge   W3C Semantic Web Technology [RDF Data] Valid XHTML + RDFa
OpenLink Virtuoso version 07.20.3240 as of Jun 21 2024, on Linux (x86_64-pc-linux-gnu), Single-Server Edition (126 GB total memory, 48 GB memory in use)
Data on this page belongs to its respective rights holders.
Virtuoso Faceted Browser Copyright © 2009-2024 OpenLink Software