About: Analýza a zlepšení testovatelnosti číslicových obvodů na úrovni meziregistrových přenosů     Goto   Sponge   NotDistinct   Permalink

An Entity of Type : http://linked.opendata.cz/ontology/domain/vavai/Vysledek, within Data Space : linked.opendata.cz associated with source document(s)

AttributesValues
rdf:type
Description
  • The work deals with problems related to testability analysis method applicable to regis-ter-transfer level digital circuits. It is shown if each module stored in a design library is equipped both with information related to design and information related to testing, then more accurate testability results can be achieved. A mathematical model based on so-called virtual port conception is utilized to describe the information and proposed testability analysis method. The method is based on the idea of searching two special digraphs, each of them modeling transfers of diagnostic data within circuit data path. It is important that transfers of vectors and responses are modeled separately. At the end of the work, possible applications of the method in practise are outlined together with experimental results gained by the method in several areas related to automation of design for testability process. (en)
  • Práce se věnuje problematice analýzy testovatelnosti číslicových obvodů popsaných na úrovni megistrových přenosů. V práci je ukázáno, že je-li každý modul z knihovny modulů tvořících strukturu daného obvodu vybaven kromě <br>informace vztažené k návrhu i vhodnou diagnostickou informací, pak je možno docílit přesnějšího ohodnocení testovatelnosti daného obvodu. K popisu zmíněné informace je využit matematický model založený na tzv. koncepci virtuálních portů. Samotná metoda analýzy testovatelnosti je založena na analýze dvou orientovaných grafů představujících model toku diagnostických dat daným obvodem. Zvlášť je modelován datový tok vzorků a odezev. V závěru práce jsou <br>nastíněny možnosti uplatnění navržené metody v praxi a prezentovány experimentální výsledky dosažené aplikací této metody v několika oblastech souvisejících s automatizací návrhu pro snadnou testovatelnost.
  • Práce se věnuje problematice analýzy testovatelnosti číslicových obvodů popsaných na úrovni megistrových přenosů. V práci je ukázáno, že je-li každý modul z knihovny modulů tvořících strukturu daného obvodu vybaven kromě <br>informace vztažené k návrhu i vhodnou diagnostickou informací, pak je možno docílit přesnějšího ohodnocení testovatelnosti daného obvodu. K popisu zmíněné informace je využit matematický model založený na tzv. koncepci virtuálních portů. Samotná metoda analýzy testovatelnosti je založena na analýze dvou orientovaných grafů představujících model toku diagnostických dat daným obvodem. Zvlášť je modelován datový tok vzorků a odezev. V závěru práce jsou <br>nastíněny možnosti uplatnění navržené metody v praxi a prezentovány experimentální výsledky dosažené aplikací této metody v několika oblastech souvisejících s automatizací návrhu pro snadnou testovatelnost. (cs)
Title
  • Analýza a zlepšení testovatelnosti číslicových obvodů na úrovni meziregistrových přenosů
  • Analýza a zlepšení testovatelnosti číslicových obvodů na úrovni meziregistrových přenosů (cs)
  • Testability Analysis and Improvements of Register-Transfer Level Digital Circuits (en)
skos:prefLabel
  • Analýza a zlepšení testovatelnosti číslicových obvodů na úrovni meziregistrových přenosů
  • Analýza a zlepšení testovatelnosti číslicových obvodů na úrovni meziregistrových přenosů (cs)
  • Testability Analysis and Improvements of Register-Transfer Level Digital Circuits (en)
skos:notation
  • RIV/00216305:26230/08:PU76679!RIV10-MSM-26230___
http://linked.open...avai/riv/aktivita
http://linked.open...avai/riv/aktivity
  • Z(MSM0021630528)
http://linked.open...vai/riv/dodaniDat
http://linked.open...aciTvurceVysledku
http://linked.open.../riv/druhVysledku
http://linked.open...iv/duvernostUdaju
http://linked.open...titaPredkladatele
http://linked.open...dnocenehoVysledku
  • 355996
http://linked.open...ai/riv/idVysledku
  • RIV/00216305:26230/08:PU76679
http://linked.open...riv/jazykVysledku
http://linked.open.../riv/klicovaSlova
  • testability analysis, digital circuit, data path, graph algorithm, diagnostics, hierarchical test, design for testability, testability, transparency, register-transfer level (en)
http://linked.open.../riv/klicoveSlovo
http://linked.open...ontrolniKodProRIV
  • [741145F2D6FD]
http://linked.open...i/riv/mistoVydani
  • Brno
http://linked.open...vEdiceCisloSvazku
  • NEUVEDEN
http://linked.open...i/riv/nazevZdroje
  • Analýza a zlepšení testovatelnosti číslicových obvodů na úrovni meziregistrových přenosů
http://linked.open...in/vavai/riv/obor
http://linked.open...ichTvurcuVysledku
http://linked.open...v/pocetStranKnihy
http://linked.open...cetTvurcuVysledku
http://linked.open...UplatneniVysledku
http://linked.open...iv/tvurceVysledku
  • Strnadel, Josef
http://linked.open...n/vavai/riv/zamer
number of pages
http://purl.org/ne...btex#hasPublisher
  • Vysoké učení technické v Brně. Fakulta informačních technologií
https://schema.org/isbn
  • 978-80-214-3599-5
http://localhost/t...ganizacniJednotka
  • 26230
Faceted Search & Find service v1.16.118 as of Jun 21 2024


Alternative Linked Data Documents: ODE     Content Formats:   [cxml] [csv]     RDF   [text] [turtle] [ld+json] [rdf+json] [rdf+xml]     ODATA   [atom+xml] [odata+json]     Microdata   [microdata+json] [html]    About   
This material is Open Knowledge   W3C Semantic Web Technology [RDF Data] Valid XHTML + RDFa
OpenLink Virtuoso version 07.20.3240 as of Jun 21 2024, on Linux (x86_64-pc-linux-gnu), Single-Server Edition (126 GB total memory, 48 GB memory in use)
Data on this page belongs to its respective rights holders.
Virtuoso Faceted Browser Copyright © 2009-2024 OpenLink Software